Texas Instruments Trasmettitore da parallelo a seriale a 27 bit SN65LVDS301
Il dispositivo SN65LVDS301 di Texas Instruments, trasmettitore parallelo-seriale programmabile a 27 bit, converte 27 ingressi di dati paralleli in 1, 2 o 3 uscite seriali con segnalazione differenziale a bassa tensione (SubLVDS). Carica un registro a scorrimento con 24 bit di pixel e tre bit di controllo dall'interfaccia di ingresso CMOS parallela. Oltre ai 27 bit di dati, il dispositivo aggiunge un bit di parità e due bit riservati in una parola di dati di 30 bit. Il clock del pixel (PCLK) inserisce ogni parola nel dispositivo. Il bit di parità (parità dispari) consente al ricevitore di rilevare gli errori a un solo bit. Il registro a scorrimento seriale viene caricato a 30, 15 o 10 volte la velocità dei dati del pixel clock, a seconda del numero di collegamenti seriali utilizzati. Una copia del clock del pixel viene emessa come uscita differenziale separata.Il cablaggio FPC solitamente intercollega l'SN65LVDS301 di Texas Instruments con il display. Rispetto alla segnalazione parallela, le uscite LVDS301 riducono significativamente l'EMI dell'interconnessione di oltre 20 dB. L'emissione elettromagnetica del dispositivo stesso è molto bassa e soddisfa la specifica SAE J1752/3 "M". Il SN65LVDS301 è caratterizzato per il funzionamento a temperature dell'aria ambiente comprese tra -40°C e 85°C. Tutti gli ingressi CMOS offrono funzioni di sicurezza per proteggerli dai danni durante l'accensione ed evitare il flusso di corrente negli ingressi del dispositivo. Una tensione di ingresso fino a 2,165 V può essere applicata a tutti gli ingressi CMOS, mentre VDD è compresa tra 0 V e 1,65 V.
Caratteristiche
- Tecnologia di interfaccia seriale FlatLink™ 3 G
- Compatibile con ricevitori FlatLink3G come SN65LVDS302
- L'ingresso supporta l'interfaccia della modalità video RGB a 24 bit
- Dati RGB a 24 bit, tre bit di controllo, un bit di parità e due bit riservati trasmessi su una, due o tre linee differenziali.
- Tre modalità di funzionamento per risparmiare energia
- Modalità attiva QVGA 17,4 mW (tipico)
- VGA in modalità attiva 28,8 mW (tipico)
- Modalità di spegnimento 0,5 µA (tipico)
- Modalità standby 0,5 µA (tipico)
- Livelli di tensione differenziale SottoLVDS
- Il flusso di dati effettivo arriva fino a 1755 Mbps
- Scambio di bus per una maggiore flessibilità del layout della PCB
- Tensione di alimentazione di 1,8 V
- Valutazione ESD > 2 kV (HBM)
- Gamma di clock del pixel di 4 MHz-65 MHz
- Sicurezza intrinseca su tutti gli ingressi CMOS
- Package nFBGA a 80 pin da 5 mm × 5 mm
- EMI molto bassa conforme alla specifica SAE J1752/3 "M"
Applicazioni
- Dispositivi indossabili (non medicali)
- Tablet
- Telefoni cellulari
- Dispositivi elettronici portatili
- Giochi
- Automazione e pagamenti al dettaglio
- Automazione degli edifici
Diagramma a blocchi funzionale
