Trasmettitore da parallelo a seriale a 27 bit SN65LVDS301
Il dispositivo SN65LVDS301 di Texas Instruments, trasmettitore parallelo-seriale programmabile a 27 bit, converte 27 ingressi di dati paralleli in 1, 2 o 3 uscite seriali con segnalazione differenziale a bassa tensione (SubLVDS). Carica un registro a scorrimento con 24 bit di pixel e tre bit di controllo dall'interfaccia di ingresso CMOS parallela. Oltre ai 27 bit di dati, il dispositivo aggiunge un bit di parità e due bit riservati in una parola di dati di 30 bit. Il clock del pixel (PCLK) inserisce ogni parola nel dispositivo. Il bit di parità (parità dispari) consente al ricevitore di rilevare gli errori a un solo bit. Il registro a scorrimento seriale viene caricato a 30, 15 o 10 volte la velocità dei dati del pixel clock, a seconda del numero di collegamenti seriali utilizzati. Una copia del clock del pixel viene emessa come uscita differenziale separata.
