Texas Instruments Driver di clock a loop di blocco di fase CDCUA877

Il driver di clock a loop di blocco di fase CDCUA877 di Texas Instruments è un buffer a ritardo zero, a basso jitter e alte prestazioni. Distribuisce una coppia di ingressi di clock differenziale (CK, /CK) a 10 coppie differenziali di uscite di clock (Yn, /Yn) e una coppia differenziale di uscite di clock di feedback (FBOUT, /FBOUT). Le uscite di clock sono controllate dai clock di ingresso (CK, /CK), dai clock di feedback (FBIN, /FBIN), dai pin di controllo LVCMOS (OE, OS) e dall'ingresso di alimentazione analogica (AVDD). Quando OE è basso, le uscite di clock, ad eccezione di FBOUT, /FBOUT, sono disattivate mentre il PLL interno mantiene la sua frequenza bloccata. OS (selezione dell'uscita) è un pin di programma che deve essere collegato a GND o VDD. Quando OS è alto, OE funziona come descritto in precedenza. Quando OS e OE sono entrambi bassi, OE non influisce su Y7, /Y7, in quanto questi sono liberi. Quando AVDD è collegato a terra, il PLL viene spento e bypassato a scopo di test.

Quando entrambi gli ingressi di clock (CK, /CK) sono logicamente bassi, il dispositivo entra in una modalità a basso consumo. Un circuito di rilevamento della logica di ingresso sugli ingressi differenziali, indipendente dai buffer di ingresso, rileva la logica a un livello basso e funziona in uno stato di basso consumo in cui tutte le uscite, il feedback e il PLL sono spenti. Quando gli ingressi di clock passano da segnali logici bassi a segnali differenziali, il PLL si riattiva. Gli ingressi e le uscite sono abilitati e il PLL ottiene il blocco di fase tra la coppia di clock di feedback (FBIN, /FBIN) e la coppia di clock di ingresso (CK, /CK) entro il tempo di stabilizzazione specificato. Il CDCUA877 di Texas Instruments può seguire il clock a spettro diffuso (SSC) per ridurre le EMI. Questo dispositivo opera da -40 °C a 85 °C).

Caratteristiche

  • Driver di clock a loop a blocco di fase da 1,8 V/1,9 V per applicazioni di velocità di trasmissione dati doppia (DDR II)
  • Compatibile con clock a spettro distribuito
  • Frequenza di funzionamento da 125 MHz a 410 MHz
  • Frequenza di applicazione da 160 MHz a 410 MHz
  • Basso consumo di corrente di < 200 mA (tip.)
  • ±40 ps a basso jitter (Ciclo-Ciclo)
  • Sfasamento di uscita 35 ps
  • Tempo di stabilizzazione < 6 µs
  • Distribuisce un ingresso di clock differenziale a dieci uscite differenziali.
  • µBGA a 52 sfere (MicroStar Junior™ BGA, passo di 0,65 mm)
  • I pin di feedback esterni (FBIN, FBIN) sono utilizzati per sincronizzare le uscite con i clock di ingresso
  • Soddisfa o supera lo standard PLL delle specifiche CUA877/CAU878 per PC2-3200/4300/5300/6400o
  • Ingressi di sicurezza

Diagramma logico

Schema - Texas Instruments Driver di clock a loop di blocco di fase CDCUA877
Pubblicato: 2020-12-18 | Aggiornato: 2024-10-22