DS90CR286AT-Q1 LVDS Receiver

Texas Instruments DS90CR286AT-Q1 LVDS Receiver converts four LVDS (Low Voltage Differential Signaling) data streams back into parallel 28 bits of LVCMOS data. The receiver data outputs strobe on the output clock's rising edge. The receiver LVDS clock operates at rates from 20 to 66MHz. The DS90CR286AT-Q1 phase-locks to the input LVDS clock, samples the serial bit streams at the LVDS data lines, and converts them into 28-bit parallel output data. At an incoming clock rate of 66MHz, each LVDS input line is running at a bit rate of 462Mbps. This results in a maximum throughput of 1.848Gbps. The DS90CR286AT-Q1 device is enhanced over prior generation receivers due to a wider data valid time on the receiver output.

Risultati: 2
Seleziona Immagine Codice Produttore Descrizione Scheda dati Disponibilità Prezzi (EUR) Filtra i risultati nella tabella per prezzo unitario in base alla quantità. Qtà RoHS Modello ECAD Tipo Numero di driver Numero di riceventi Velocità dati Tipo di ingresso Tipo di uscita Tensione di alimentazione - Max. Tensione di alimentazione - Min. Temperatura di lavoro minima Temperatura di lavoro massima Stile di montaggio Package/involucro Qualifica Confezione
Texas Instruments CI di interfaccia LVDS 3.3 V Rising Edge Da ta Strobe LVDS Rece A 595-DS90CR286ATDGGQ1 169A magazzino
Min: 1
Mult.: 1
Nastrati: 2.000

- 40 C + 105 C SMD/SMT TSSOP-56 AEC-Q100 Reel, Cut Tape, MouseReel
Texas Instruments CI di interfaccia LVDS 3.3 V Rising Edge Da ta Strobe LVDS Rece A 595-DS90CR286ATDGRQ1 Tempo di consegna, se non a magazzino 18 settimane
Min: 102
Mult.: 34

Receiver 1 Driver 4 Receiver 1.848 Gb/s LVDS LVCMOS 3.6 V 3 V - 40 C + 105 C SMD/SMT TSSOP-56 AEC-Q100 Tube