Traslatore di clock AD9554
L'AD9554 Analog Devices è un translatore di clock a bassa ampiezza di banda di loop progettato per eseguire l'eliminazione del jitter e la sincronizzazione per molti sistemi, incluse le reti ottiche sincrone (SONET/SDH). L'AD9554 genera un clock di uscita sincronizzato con fino a quattro ingressi di riferimento esterni. Il PLL digitale (DPLL) consente di ridurre il jitter del tempo di ingresso o il rumore di fase associato ai riferimenti esterni. Il ciclo a controllo digitale e la circuiteria di mantenimento dell'AD9554 generano in continuo un clock di uscita a basso jitter anche quando tutti gli ingressi di riferimento sono assenti. AD9554 opera su un intervallo di temperatura industriale da −40°C a +85°C ed è ideale per la sincronizzazione di rete, eliminazione del jitter di clock di riferimento, clock di SONET/SDH fino a OC-192, inclusi FEC, Stratum 3 holdover, eliminazione del jitter, e il controllo transiente di fase, infrastruttura a cavi e comunicazioni di dati.
Maggiori informazioni
