Buffer/multiplatore/ripartitore JESD LMX1204
Il buffer/multiplatore/ripartitore JESD LMX1204 di Texas Instruments presenta una capacità ad alta frequenza e un jitter estremamente basso. Questa funzionalità lo rende un ottimo approccio alla precisione del clock e ai convertitori dati ad alta frequenza senza degradazione del rapporto segnale/rumore. Ciascuna delle quattro uscite di clock ad alta frequenza e un'ulteriore uscita LOGICLK, con un range di divisione maggiore, è accoppiata con un segnale di clock di uscita SYSREF. Il segnale SYSREF per le interfacce JESD può essere generato internamente oppure inserito come ingresso e ri-clockato ai clock del dispositivo. Per le applicazioni di clock del convertitore di dati, è fondamentale che il jitter del clock sia inferiore al jitter dell'apertura del convertitore di dati. Nelle applicazioni in cui è necessario sincronizzare più di quattro convertitori di dati, è possibile sviluppare varie architetture di cascata utilizzando più dispositivi per distribuire tutti i clock ad alta frequenza e i segnali SYSREF richiesti. Avendo jitter e rumore di fondo bassi, il LMX1204 di Texas Instruments combinato con un clock sorgente di riferimento a bassissimo rumore è una scelta ineccepibile per il clocking dei convertitori di dati, soprattutto quando ilcampionamento è sopra i 3 GHz.
