Texas Instruments Registri a scorrimento a 8 bit SN74LV8T595/SN74LV8T595-Q1
I registri a scorrimento a 8 bit SN74LV8T595/SN74LV8T595-Q1 di Texas Instruments comprendono un registro a scorrimento, a entrata seriale e uscita parallela, a 8 bit o 16 bit, che alimenta un registro di memorizzazione tipo D a 8 bit. Il registro di memorizzazione fornisce le uscite parallele 3-state. Sono previsti orologi separati sia per il registro a scorrimento che per quello di memorizzazione. Il registro a scorrimento ha un direct overriding clear (SRCLR), un ingresso seriale (SER) e un'uscita seriale (QH') per il collegamento a cascata. Quando l'ingresso abilitato all'uscita (OE) è alto, le uscite del registro di stoccaggio sono in uno stato di alta impedenza. Il funzionamento dell'ingresso OE non influisce sui dati del registro interno e sull'uscita seriale (QH').L'ingresso SN74LV8T595/SN74LV8T595-Q1 di TI è progettato con un circuito a soglia ridotta per supportare la traslazione verso l'alto quando la tensione di alimentazione è maggiore della tensione di ingresso. I pin di ingresso tolleranti a 5 V consentono anche la traslazione verso il basso quando la tensione di ingresso è maggiore della tensione di alimentazione. Il livello di uscita fa sempre riferimento alla tensione di alimentazione (VCC) e supporta i livelli CMOS 1,8 V 2,5 V 3,3 V e 5 V.
I dispositivi SN74LV8T595-EP sono dotati di fili di collegamento in oro, hanno un intervallo di temperatura da –55 a +105 °C e una finitura a piombo SnPb. Il SN74LV8T595-Q1di TI è qualificato AEC-Q100 per applicazioni per il settore automobilistico.
Caratteristiche
- Qualificato AEC-Q100 per applicazioni automobilistiche (SN74LV8T595-Q1):
- Temperatura dispositivo classe 1 da -40 °C a +125 °C
- Classificazione ESD HBM di livello 2
- Classificazione ESD CDM di livello C4B
- Disponibile nel package QFN con flangia bagnabile
- La logica di blocco con uno stato di accensione noto fornisce un comportamento di avvio coerente
- Ampio range operativo da 1,65 V a 5,5 V
- Pin di ingresso con tolleranza di 5,5 V
- Supporta la piedinatura delle funzioni standard
- Le prestazioni a protezione latch-up superano 250 mA per JESD 17
- Fino a 150 Mbps con VCC da 5 V o 3,3 V
- Traduttore a tensione di ingresso potenziato a singola alimentazione (si veda Tensione di ingresso potenziata LVxT):
- Traslazione verso l'alto
- Da 1,2 V a 1,8 V
- Da 1,5 V a 2,5 V
- 1,8 V a 3,3 V
- Da 3,3 V a 5,0 V
- Traslazione verso il basso
- 5,0 V 3,3 V, a 2,5 V 1,8 V
- Da 5 V e 3,3 V a 2,5 V
- Da 5 V a 3,3 V
- Traslazione verso l'alto
Applicazioni
- Segnaletica digitale
- Controllo di un LED indicatore
- Aumentare il numero di uscite su un microcontroller
Logica positiva semplificata
