Texas Instruments Gate a doppio buffer a bassa potenza SN74AUP2G34
Il gate a doppio buffer a bassa potenza SN74AUP2G34 di Texas Instruments esegue la funzione booleana Y = A in logico positiva. La famiglia AUP garantisce un consumo energetico statico e dinamico molto basso in tutto il range VCC da 0,8 V a 3,6 V, con conseguente aumento della durata della batteria. Questo prodotto mantiene inoltre un'eccellente integrità del segnale.La tecnologia del package NanoStar™ rappresenta una svolta importante nei concetti di packaging dei circuiti integrati, utilizzando il die come package. SN74AUP2G34 di Texas Instruments è completamente specificato per applicazioni di spegnimento parziale che utilizzano Ioff. Il circuito Ioff disattiva le uscite, impedendo il ritorno di corrente dannoso attraverso il dispositivo quando alimentato spento.
Caratteristiche
- Disponibile nel package NanoStar di Texas Instruments
- Basso consumo statico di potenza di ICC= 0,9 µA (max.)
- Basso consumo dinamico di potenza di Cpd= 4,3 pF (tip.) a 3,3 V
- Bassa capacità di ingresso di Ci = 1,5 pF (tip.)
- Basso rumore con sovrasforzo e sotto sforzo < 10%="" di="">
- Loffsupporta il funzionamento in modalità di spegnimento parziale
- Ampia portata operativa VCC da 0,8 V a 3,6 V
- Ottimizzato per il funzionamento a 3,3 V
- I/O tollerante a 3,6 V per supportare il funzionamento del segnale in modalità mista
- Tpd = 4,3 ns (max.) a 3,3 V
- Adatto per applicazioni punto-punto
- Le prestazioni in termini di protezione da latch-up superano 100 mA secondo lo standard JESD 78, classe II
- Prestazioni ESD testate secondo JESD 22
- Modello human-body 2000 V (A114-B, classe II)
- Modello dispositivo caricato a 1.000 V (C101)
Applicazioni
- Applicazioni alimentate a batteria
- Applicazioni in modalità mista
- Modalità di spegnimento parziale
Diagramma Logico (Logico Positivo)
Pubblicato: 2025-02-14
| Aggiornato: 2025-03-07
