Texas Instruments Porta OR a 2 ingressi logica positiva SN74AUP1T32

La porta OR a 2 ingressi logica positiva SN74AUP1T32 di Texas Instruments esegue la funzione booleana Y = A + B o Y = A\ • B\ con designazione per applicazioni di traslazione di livelli logici, con uscita riferita all'alimentazione VCC. La tecnologia AUP è una tecnologia logica a bassa potenza progettata per estendere la durata della batteria durante il funzionamento. Tutti i livelli di ingresso accettano segnali LVCMOS da 1,8 V operando da un singolo alimentatore VCC da 3,3 V o 2,5 V. Questo prodotto mantiene anche un'eccellente integrità del segnale.

L'ampio intervallo di VCC da 2,3 V a 3,6 V consente di commutare i livelli di uscita per connettersi a controller o processori esterni. Gli ingressi a trigger di Schmitt (ΔVT = 210 mV tra transizioni di ingresso negative e positive) offrono una migliore immunità al rumore durante le transizioni di commutazione, particolarmente utile nei progetti analogici in modalità mista. Gli ingressi a trigger di Schmitt respingono il rumore di ingresso, consentono una lenta transizione del segnale di ingresso e garantiscono l'integrità dei segnali di uscita.

Ioff è una funzionalità che consente condizioni di spegnimento (VCC= 0 V) ed è importante in applicazioni portatili e mobili. Quando VCC= 0 V, è possibile applicare alle uscite e agli ingressi del dispositivo segnali da 0 V a 3,6 V. Il dispositivo non subisce danni in queste condizioni. L'SN74AUP1T32 di Texas Instruments è progettato con una capacità di corrente di pilotaggio ottimizzata di 4 mA per ridurre il sovradimensionamento, il sottodimensionamento e i riflessi di linea causati da uscite ad alta velocità.

Caratteristiche

  • Traslatore di tensione ad alimentazione singola
  • Livello di uscita fino al livello CMOS VCC di alimentazione
    • Da 1,8 V a 3,3 V (a VCC = 3,3 V)
    • Da 2,5 V a 3,3 V (a VCC = 3,3 V)
    • Da 1,8 V a 2,5 V (a VCC = 2,5 V)
    • Da 3,3 V a 2,5 V (a VCC = 2,5 V)
  • Gli ingressi a trigger di Schmitt eliminano il rumore di ingresso e forniscono una migliore integrità del segnale in uscita
  • Ioff supporta lo spegnimento parziale (VCC= 0 V)
  • Consumo energetico statico molto basso di 0,1 µA
  • Consumo energetico dinamico molto basso di 0,9 µA
  • Le prestazioni in termini di protezione da latch-up superano i 100 mA secondo lo standard JESD 78, classe II
  • Disponibili package SC-70 (DCK) senza piombo (2 mm x 2,1 mm x 0,65 mm (altezza 1,1 mm))
  • Prestazioni ESD testate secondo JESD 22
    • Modello del corpo umano 2000 V (A114-B, classe II)
    • Modello dispositivo caricato a 1000 V (C101)

Applicazioni

  • Durata della batteria
  • Applicazioni portatili e mobili
  • Progetti analogici in modalità mista

Video

Schema logico (gate OR)

Schema di circuito di applicazione - Texas Instruments Porta OR a 2 ingressi logica positiva SN74AUP1T32
Pubblicato: 2025-02-13 | Aggiornato: 2025-02-24