Texas Instruments Buffer di clock LVDS additivo a basso jitter LMK1D121x
Il buffer di clock LVDS LMK1D121x additivo a basso jitter di Texas Instruments è progettato specificamente per pilotare linee di trasmissione da 50 Ω. Quando si azionano ingressi in modalità a terminazione singola, applicare la tensione di polarizzazione appropriata al pin di ingresso negativo non utilizzato. Il LMK1D1212 distribuisce con uno sfasamento minimo di uno dei due ingressi clock selezionabili (IN0 e IN1) a 12 coppie di uscite clock LVDS differenziali (da OUT0 a OUT11). Analogamente, il LMK1D1216 distribuisce 16 coppie di uscite di clock LVDS differenziali (da OUT0 a OUT15). La famiglia LMK1D121x può accettare due sorgenti di clock in un multiplexer di ingresso. Gli ingressi possono essere LVDS, LVPECL, LP-HCSL, HCSL, CML o LVCMOS.Il pin IN_SEL di Texas Instruments LMK1D121x seleziona l'ingresso che viene instradato alle uscite. Il componente supporta una funzione di ingresso di sicurezza. Il dispositivo integra inoltre un'isteresi di ingresso che previene l'oscillazione casuale delle uscite in assenza di un segnale di ingresso. Il dispositivo opera in un ambiente di alimentazione da 1,8 V, 2,5 V o 3,3 V ed è caratterizzato da una temperatura ambiente da –40 °C a 105 °C.
Caratteristiche
- Famiglia di buffer di clock LVDS ad alte prestazioni (fino a 2 GHz)
- Buffer differenziale 2:12 (LMK1D1212)
- Buffer differenziale 2:16 (LMK1D1216)
- Tensione di alimentazione da 1,7 V a 3,465 V
- Basso jitter aggiuntivo (< 60 fs RMS massimo in 12 kHz - 20 MHz a 156,25 MHz)
- -164 dBc/Hz (tipico) rumore di fase molto basso
- Ritardo di propagazione molto basso <575 ps max.
- Sfasamento di uscita massimo 20 ps
- LVDS ad alta oscillazione (modalità potenziata) (VOD 500 mV tipico quando AMP_SEL = 1)
- Gli ingressi universali accettano livelli di segnale LVDS, LVPECL, LVCMOS, HCSL e CML
- Tensione di riferimento LVDS, VAC_REF, disponibile per ingressi accoppiati capacitivi
- Intervallo di temperatura industriale da -40 °C a +105 °C
- Opzioni di package
- LMK1D1212: 6 mm × 6 mm, VQFN a 40 pin
- LMK1D1216: 7mm × 7mm, VQFN a 48 pin
Applicazioni
- Telecomunicazioni e collegamenti in rete
- Diagnostica per immagini
- Apparecchiature per test e misurazioni
- Infrastruttura wireless
- Audio, video e segnaletica professionale
Diagramma a blocchi funzionale
Pubblicato: 2022-04-05
| Aggiornato: 2022-04-25
