Texas Instruments Buffer LVDS a basso jitter aggiuntivo LMK1D1208I I2C
I buffer LVDS a basso jitter aggiuntivo LMK1D1208I I2C di Texas Instruments offrono due ingressi e otto coppie di uscite di clock LVDS differenziali (da OUT0 a OUT7) con uno sfasamento minimo per la distribuzione del clock. Gli ingressi consentono di scegliere tra LVDS, LVPECL, LVCMOS, HCSL o CML.I buffer LVDS TI LMK1D1208I I2C a basso jitter additivo sono destinati a pilotare linee di trasmissione da 50 Ω. Inoltre, quando gli utenti gestiscono gli ingressi in modalità a terminazione singola, devono applicare la tensione di polarizzazione appropriata al pin di ingresso negativo non utilizzato. La programmazione I2C del dispositivo consente la configurazione come buffer a banco singolo (uno dei due ingressi è distribuito a otto coppie di uscite) o a doppio banco (ogni ingresso è distribuito a quattro coppie di uscite). Il LMK1D1208I può configurare ogni uscita in modo che abbia uno swing standard (350 mV) o potenziato (500 mV). Il LMK1D1208I combina l'abilitazione/disabilitazione dei singoli canali di uscita attraverso la programmazione I2C. I buffer forniscono ingressi di sicurezza che impediscono l'oscillazione delle uscite in assenza di un segnale di ingresso e consentono l'ingresso di segnali prima dell'alimentazione di VDD.
Il LMK1D1208I opera in un ambiente di alimentazione da 1,8 V, 2,5 V o 3,3 V e si distingue da -40 °C a 105 °C (temperatura ambiente).
Caratteristiche
- Famiglia di buffer di clock LVDS ad alte prestazioni con 2 ingressi e 8 uscite
- Frequenza di uscita fino a 2 GHz
- Tensione di alimentazione 1,8 V / 2,5 V / 3,3 V ± 5%
- Configurabilità del dispositivo tramite programmazione I2C
- Abilitazione/disabilitazione di ingressi e uscite individuali
- Selezione dell'ampiezza di uscita individuale (standard o potenziata)
- Multiplexer di ingresso a banco
- Quattro indirizzi I2C programmabili attraverso i pin IDX
- Basso jitter aggiuntivo <60 fs RMS massimo in 12 kHz a 20 MHz a 156,25 MHz
- Rumore di fase molto basso di -164 dBc/Hz (tipico)
- Ritardo di propagazione molto basso < 575 ps max.
- Sfasamento di uscita massimo 20 ps
- Gli ingressi universali accettano LVDS, LVPECL, LVCMOS, HCSL e CML
- Ingressi di sicurezza
- La tensione di riferimento LVDS, VAC_REF, è disponibile per gli ingressi ad accoppiamento capacitivo.
- Intervallo di temperatura industriale da -40 °C a +105 °C
- Package VQFN (RHA) da 6 mm × 6 mm, 40 Pin disponibili
Applicazioni
- Telecomunicazioni e collegamenti in rete
- Diagnostica per immagini
- Apparecchiature di test e misurazione
- Comunicazioni wireless
- Audio/video professionali
Esempio di applicazione
Schema a blocchi
