Texas Instruments DAC a 12 bit ad alta velocità DAC12DL3200

Il convertitore digitale-analogico (DAC) ad alta velocità a 12 bit DAC12DL3200 di Texas Instruments è un DAC a bassissima latenza, a due canali e con campionamento RF. Questo DAC è in grado di raggiungere velocità di ingresso e uscita fino a 3,2GSPS in modalità bicanale o 6,4GSPS in modalità monocanale. Quando si utilizzano le modalità di uscita multi-Nyquist, il DAC può trasmettere larghezze di banda del segnale superiori a 2 GHz a frequenze portanti prossime a 8 GHz. L'elevato intervallo di frequenze di uscita consente il campionamento diretto in banda C (8 GHz) e oltre.

Il DAC12DL3200 può essere utilizzato come DAC a banda base I/Q in modalità a due canali. L'elevata frequenza di campionamento e la gamma di frequenze di uscita rendono il DAC12DL3200 capace di generare forme d'onda arbitrarie (AWG) e di effettuare la sintesi digitale diretta (DDS). Un blocco DDS integrato consente la generazione di toni singoli e bicolori su chip.

Il DAC12DL3200 di Texas Instruments dispone di un'interfaccia LVDS parallela che comprende fino a 48 coppie LVDS e 4 clock LVDS DDR. Per sincronizzare l'interfaccia viene utilizzato un segnale stroboscopico, che può essere inviato sul bit meno significativo (LSB) o, opzionalmente, su corsie LVDS dedicate allo stroboscopio. Ogni coppia LVDS è in grado di raggiungere 1,6 Gbps. La sincronizzazione multi-dispositivo è supportata da un segnale di sincronizzazione (SYSREF) ed è compatibile con i dispositivi di clock JESD204B/C. La finestra SYSREF facilita la sincronizzazione nei sistemi multidispositivo.

Caratteristiche

  • Risoluzione a 12-bit
  • Massima frequenza di campionamento in ingresso e in uscita:
    • Canale singolo fino a 6,4GSPS
    • Doppio canale fino a 3,2GSPS
  • Modalità operative multi-Nyquist
    • Modalità a canale singolo: NRZ, RTZ, RF
    • Modalità a doppio canale: NRZ, RTZ, RF, 2xRF
  • Bassa latenza da 6 a 8 ns attraverso il dispositivo
  • Abbinamento delle capacità di trasmissione al ricevitore a bassa latenza ADC12DL3200
    • Latenza combinata di DAC e ADC < 15 ns (esclusa FPGA)
  • Interfaccia LVDS DDR parallela
    • Interfaccia sincrona di origine per semplificare la temporizzazione:
    • 24 o 48 coppie LVDS fino a 1,6 Gbps
    • 1 clock LVDS DDR per bus a 12 bit
  • Intervallo di frequenze di uscita >8 GHz
  • Corrente di fondo scala 21 mA
  • Clock e sincronizzazione semplificati
    • Il windowing SYSREF riduce i tempi di configurazione e di attesa
  • Sintetizzatore digitale diretto (DDS) su chip
    • Generazione di onde sinusoidali monotone e bitonali
    • Oscillatori a controllo numerico 32 x 32 bit
    • Capacità di salto di frequenza veloce (<500 ns)
    • Ingresso sincrono CMOS di frequenza/fase
  • Prestazioni a fOUT = 4,703 GHz, 6,4GSPS, modalità RF
    • Potenza di uscita di –3dBm:
    • Rumore di fondo di –147dBc/Hz (offset 70MHz)
    • SFDR 60dBc
  • Alimentatori da 1,0 V, 1,8 V, –1,8 V
  • Consumo energetico di 1,49 W (2 canali, modalità RF, 3,2 GSPS)
  • Package FCBGA a 256 sfere (17 mm x 17 mm, passo 1 mm)

Applicazioni

  • Elettronica militare
  • Generatore: impulso, modello e forma d'onda arbitraria (AWG)

Diagramma a blocchi funzionale

Schema a blocchi - Texas Instruments DAC a 12 bit ad alta velocità DAC12DL3200
Pubblicato: 2022-01-20 | Aggiornato: 2022-03-11