Renesas Electronics Buffer fanout 9DBL0x
I buffer fanout 9DBL0x di Renesas Electronics sono a a bassa potenza elevate prestazioni e supportano da PCIe Gen1 a Gen5. Questi buffer presentano da 2 a 8 uscite HCSL (LP-HCSL) a bassa potenza, funzionamento da 1 MHz a 200 MHz in modalità fanout e tre indirizzi SMBus selezionabili. I buffer fanout 9DBL0x supportano anche architetture di clock PCIe come clocking comune (CC) e riferimento indipendente (IR) con e senza spettro esteso (SRIS e SRNS). Le applicazioni tipiche includono schede PCIe riser, archiviazione nVME, reti, acceleratori e controllo/integrato industriale.Caratteristiche
- Da 2 a 8 uscite HCSL (LP-HCSL) a bassa potenza eliminano 4 resistori per coppia di uscita
- I dispositivi 9DBLxx4x forniscono terminazioni da 100 Ω integrate
- I dispositivi 9DBLxx5x forniscono terminazioni da 85 Ω integrate
- Compatibili con lo spettro distribuito
- Pin OE dedicato per ogni uscita
- Funzionamento da 1 MHz a 200 MHz in modalità fan-out
- 3 indirizzi SMBus selezionabili
- L'ampia gamma di funzionalità selezionabili SMBus consente l'ottimizzazione dei requisiti dei clienti
- Interfaccia SMBus non necessaria per il funzionamento del dispositivo
- Intervallo delle temperature di funzionamento: da -40 °C a 85 °C
- Package salvaspazio
- 4 mm x 4 mm 24-VFQFPN (9DBL02x2C)
- 5 mm x 5 mm 32-VFQFPN (9DBL04x2C)
- 5 mm x 5 mm 40-VFQFPN (9DBL06x1C)
- 6 mm x 6 mm 48-VFQFPN (9DBL08x1C)
- Jitter CC PCIe Gen5 aggiuntivo <60 fs RMS (modalità fanout)
- Jitter PCIe Gen5 CC <150 fs RMS (modalità ZDB ad alto BW)
- Architetture di clock PCIe:
- Clock comune (CC)
- Riferimento indipendente (IR) con e senza spettro esteso (SRIS, SRNS)
Applicazioni
- Schede riser PCIe
- Archiviazione nVME
- Collegamento in rete
- Acceleratori
- Controllo industriale/integrato
Schema a blocchi
View Results ( 9 ) Page
| Codice prodotto | Scheda dati | Descrizione | Ciclo utile - Max | Tipo di uscita | Temperatura di lavoro massima | Temperatura di lavoro minima | Tensione di alimentazione - Min. | Tensione di alimentazione - Max. | Numero di uscite | Frequenza di ingresso massima |
|---|---|---|---|---|---|---|---|---|---|---|
| 9DBL0252CKILF | ![]() |
Buffer di clock 9DBL0252C 2 O/P 3.3V PCIE BUF, ZO=85 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 2 Output | 125 MHz |
| 9DBL0651CKILF | ![]() |
Buffer di clock 9DBL0651C 6 O/P 3.3V PCIE ZDB, ZO=85 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 6 Output | 125 MHz |
| 9DBL0841CKILFT | ![]() |
Buffer di clock 9DBL0841C 8 O/P 3.3V PCIE ZDB, ZO=100 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 8 Output | 125 MHz |
| 9DBL0242CKILF | ![]() |
Buffer di clock 9DBL0242C 2 O/P 3.3V PCIE BUF, ZO=100 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 2 Output | 125 MHz |
| 9DBL0641CKILF | ![]() |
Buffer di clock 9DBL0641C 6 O/P 3.3V PCIE ZDB, ZO=100 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 6 Output | 125 MHz |
| 9DBL0851CKILFT | ![]() |
Buffer di clock 9DBL0851C 8 O/P 3.3V PCIE ZDB, ZO=85 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 8 Output | 125 MHz |
| 9DBL0442CKILFT | ![]() |
Buffer di clock 9DBL0442C 4 O/P 3.3V PCIE BUF, ZO=100 | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 4 Output | 125 MHz |
| 9DBL0452CKILFT | ![]() |
Buffer di clock 9DBL0452C 4 O/P 3.3V PCIE BUF, ZO=85, T&R | 55 % | HCSL | + 85 C | - 40 C | 3.135 V | 3.465 V | 4 Output | 125 MHz |
| 9DBL0452CKILF | ![]() |
Buffer di clock 9DBL0452C 4 O/P 3.3V PCIE BUF, ZO=85, T&R |
Pubblicato: 2023-04-25
| Aggiornato: 2023-12-11

