Qorvo Controller per applicazioni di alimentazione PAC52710/11
I controller per applicazioni di alimentazione (PAC) PAC52710/11 di Qorvo sono SoC (System-On-Chip) altamente ottimizzati per il controllo e l’alimentazione di dispositivi di prossima generazione. Questi controller integrano il core del microcontroller a 32 bit Arm® Cortex®-M0 50 MHz con Multi-Mode Power Manager™ (MMPM) in attesa di brevetto, Application Specific Power Drivers™ (ASPD) e Configurable Analog Front End™ (CAFE). I PAC PAC52710/11 offrono fino a 32 kB di memoria FLASH integrata, un convertitore da analogico a digitale (ADC) a 10 bit e da 1µs, 8 kB di memoria SRAM, sorgenti di clock flessibili e I/O da 5 V/3,3 V.I PAC52710/11, dotati di tutte le funzionalità, includono lo spegnimento per sovracorrente programmabile, l'isteresi del comparatore e il blanking programmabile, il rilevamento VDS e la protezione ciclo per ciclo avanzata. Questi controller sono utilizzati in e-mobility, piccoli elettrodomestici, utensili elettrici e da giardino, pompe, ventole e robotica.
Caratteristiche
- Core microcontroller a 32 bit Arm Cortex ® -M0 50 MHz:
- Moltiplicatore rapido a 32 bit x 32 bit a ciclo singolo
- Temporizzatore SysTick a 24 bit
- Controller di interruzioni vettorizzate annidate (NVIC) con 20 interruzioni esterne
- Controller di interruzione di riattivazione che consente modalità di sospensione a risparmio energetico
- La funzione di controllo del clock consente il funzionamento a bassa potenza
- Tecnologia brevettata di gestione dell’alimentazione multi-modale (Multi-Mode Power Manager, MPM):
- Controller di alimentazione a commutazione multi-modale configurabile per topologie buck SEPIC o flyback CA/CC ad alta tensione
- Alimentazione CC fino a 70 V o ingresso CA di linea
- 4 regolatori lineari con gestione dell’alimentazione e dell’ibernazione
- Monitoraggio di alimentazione e temperatura, avvertenza e rilevamento guasti
- Front-End analogico configurabile proprietario (CAFE):
- 10 pin I/O front-end analogici
- 3 amplificatori a guadagno programmabile differenziale
- 4 amplificatori a guadagno programmabile a terminazione singola (PAC52710)
- 1 amplificatore a guadagno programmabile a terminazione singola (PAC52711)
- 10 comparatori
- 2 DAC (10 bit e 8 bit)
- nBrake e nDRVDis a scopo di sicurezza (PAC52711)
- Modalità di protezione da sovracorrente completamente programmabili:
- 2 modalità di protezione da sovracorrente tramite resistore di rilevamento di corrente
- Modalità di protezione da sovracorrente usando il rilevamento VDS
- 2 modalità di troncatura PWM ciclo per ciclo per regolazione della corrente
- 9 generatori di temporizzazione:
- 4 timer a 16 bit con un massimo di 16 blocchi PWM/CC e 7 controller di tempo morto indipendenti
- Temporizzatore di supervisione a 24 bit
- Temporizzatore di supervisione da 4 s o 8 s
- Orologio in tempo reale a 24 bit
- Timer di riattivazione per modalità di sospensione da 0,125 s a 8 s
- Tecnologia brevettata di alimentazione specifica per applicazione (Application Specific Power Drivers, ASPD):
- 3 driver di porta a valle e 3 a monte con capacità di pilotaggio del gate 1 A
- Ritardi configurabili e protezione rapida da guasti
- Clock flessibile e PLL da oscillatore interno del 2%, oscillatore ad anello, clock esterno o cristallo
Specifiche
- Memoria FLASH da 32 kB e SRAM da 8 kB
- ADC da 1 µs a 10 bit con motore di controllo multi-ingresso/multi-campione
- 3 I/O per uso generico con ingresso analogico dedicato e a tre stati ad ADC
- Interfacce di comunicazione SPI, I2C e UART
- I/O 5 V vero:
- 12 I/O per uso generico con tre stati, pull-up, pull-down e alimentazione I/O dedicata
- Configurabile come I/O 5 V o 3,3 V vero
Applicazioni
- Mobilità elettrica
- Scooter
- Seggioloni
- Piccoli elettrodomestici
- Utensili elettrici e da giardino
- Controllo motori BLDC industriali:
- Pompe
- Ventole
- Robotica
Diagramma a blocchi dell’architettura PAC52710
Diagramma a blocchi dell’architettura PAC52711
Pubblicato: 2024-01-25
| Aggiornato: 2024-09-27
