Toshiba Circuiti integrati TC7WP3125FK e TC7WP3125FC

I circuiti integrati  TC7WP3125FK &TC7WP3125FC Toshiba sono  buffer bus di interfaccia di tensione di alimentazione doppia CMOS a 2 bit ad alta velocità e doppia alimentazione avanzati. I dispositivi sono fabbricati con la tecnologia CMOS gate al silicio. Sono progettati con ingressi e uscite tolleranti alla sovratensione fino a 3,6 V.

Caratteristiche

  • Convertitore di livello per l'interfacciamento del sistema da 1,2 V a 1,8 V, da 1,2 V a 2,5 V, da 1,2 V a 3,3 V, da 1,5 V a 2,5 V, da 1,5 V a 3,3 V, da 1,8 V a 2,5 V, da 1,8 V a 3,3 V o da 2,5 V a 3,3 V
  • Funzionamento ad alta velocità:
    • tpd = 6,8 ns (max) (VCCA = 2,5 ± 0,2 V, VCCB = 3,3 ± 0,3 V)
    • tpd = 7,8 ns (max) (VCCA = 1,8 ± 0,15 V, VCCB = 3,3 ± 0,3 V)
    • tpd = 8,6 ns (max) (VCCA = 1,5 ± 0,1 V, VCCB = 3,3 ± 0,3 V)
    • tpd = 22 ns (max) (VCCA = 1,2 ± 0,1 V, VCCB = 3,3 ± 0,3 V)
    • tpd = 9,5 ns (max) (VCCA = 1,8 ± 0,15 V, VCCB = 2,5 ± 0,2 V)
    • tpd = 10,8 ns (max) (VCCA = 1,5 ± 0,15 V, VCCB = 2,5 ± 0,2 V)
    • tpd = 23 ns (max) (VCCA = 1,2 ± 0,15 V, VCCB = 2,5 ± 0,2 V)
    • tpd = 30 ns (max) (VCCA = 1,2 ± 0,1 V, VCCB = 1,8 ± 0,15 V)
  • Corrente in uscita:
    • IOH/IOL = ±12 ma (min) (VCC = 3,0 V)
    • IOH/IOL = ±9 mA (min) (VCC = 2,3 V)
    • IOH/IOL = ±3 mA (min) (VCC = 1,65 V)
  • Prestazioni di Latch-up: -300 mA
  • Prestazioni ESD:
    • Modello macchina ≥ ±200 V
    • Modello corpo umano ≥ ±2000 V
  • Package ultra-piccolo: CSON8(CST8), SSOP8(US8)
  • Basso consumo di corrente:
    • L'uso del nuovo circuito riduce in modo significativo il consumo di corrente quando OE = "H"
    • Adatto ad applicazioni alimentate a batteria come PDA e telefoni cellulari
  • Funzione di tolleranza di 3,6 V e protezione di spegnimento fornita su tutti gli ingressi e le uscite

Schema a blocchi

Schema a blocchi - Toshiba Circuiti integrati TC7WP3125FK e TC7WP3125FC
Pubblicato: 2020-10-14 | Aggiornato: 2024-11-25