Texas Instruments Buffer esagonali SN74LV6T17/SN74LV6T17-Q1
Gli inverter a trigger di Schmitt esagonali SN74LV6T17/SN74LV6T17-Q1 di Texas Instruments contengono sei inverter indipendenti con ingressi a trigger di Schmitt. Ogni porta esegue la funzione booleana Y = A in logica positiva. Il livello di uscita fa riferimento alla tensione di alimentazione (VCC) e supporta livelli CMOS da 1,8 V, 2,5 V, 3,3 V e 5 V.L'ingresso SN74LV6T17/SN74LV6T17-Q1 di Texas Instruments è progettato con un circuito a soglia inferiore per supportare la traslazione verso l'alto per ingressi CMOS a tensione più bassa (ad esempio, un ingresso da 1,2 V a una uscita da 1,8 V o un ingresso da 1,8 V a una uscita da 3,3 V). Inoltre, i pin di ingresso tolleranti a 5 V consentono la traduzione verso il basso (ad esempio, l'uscita da 3,3 V a 2,5 V). I dispositivi SN74LV6T17-EP hanno fili di collegamento in oro, un intervallo di temperatura compreso tra -55 e +105 °Ce una finitura dei conduttori in SnPb. I dispositivi SN74LV6T17-Q1 sono qualificati AEC-Q100 per le applicazioni automobilistiche.
Caratteristiche
- Traslatore di tensione di alimentazione singola (fare riferimento alla tensione di ingresso potenziata LVxT)
- Traslazione verso l'alto da 1,2 V a 1,8 V
- Da 1,5 V a 2,5 V
- 1,8 V a 3,3 V
- Da 3,3 V a 5 V
- Traslazione verso il basso
- Da 5 V, 3,3 V e 2,5 V a 1,8 V
- Da 5 V e 3,3 V a 2,5 V
- Da 5 V a 3,3 V
- Traslazione verso l'alto da 1,2 V a 1,8 V
- Disponibile in un package QFN con flangia saldabile (WBQB)
- Ampio intervallo di funzionamento: da 1,8 V a 5,5 V
- Pin di ingresso con tolleranza di 5,5 V
- Supporta piedinature standard
- Fino a 150 Mbps con VCC 5 V o 3,3 V
- Le prestazioni di protezione dai latch-up superano i 250 mA per JESD 17
Applicazioni
- Abilitare o disabilitare un segnale digitale
- Controllo di un LED indicatore
- Traslazione tra moduli di comunicazione e controller di sistema
Schede tecniche
Diagramma a blocchi funzionali
Pubblicato: 2023-07-26
| Aggiornato: 2024-05-03
