Texas Instruments SN74LV4T32/SN74LV4T32-Q1 Gate OR quadruplo
I gate OR quadrupli SN74LV4T32/SN74LV4T32-Q1 di Texas Instruments contengono quattro gate OR indipendenti con ingressi Schmitt-trigger. Ogni gate esegue la funzione booleana Y = A + B in logica positiva. Il livello di uscita fa riferimento alla tensione di alimentazione (VCC) e supporta i livelli CMOS 1,8 V, 2,5 V, 3,3 V e 5 V.L’ingresso è progettato con un circuito di soglia inferiore per supportare la traslazione verso l'altro per ingressi CMOS a tensione minore (ad esempio, ingresso da 1,2 V a un' uscita da 1,8 V o ingresso da 1,8 V a un'uscita da 3,3 V). Inoltre, i pin di ingresso con tolleranza 5 V consentono la traslazione verso il basso (ad esempio, uscita da 3,3 V a 2,5 V). I dispositivi SN74LV4T32-Q1 di Texas Instruments sono qualificati AEC-Q100 per applicazioni per il settore automobilistico. I dispositivi SN74LV4T32-EP hanno fili di collegamento in oro, un intervallo di temperatura compreso tra -55 e +105 °C e una finitura a piombo SnPb.
Caratteristiche
- Ampio intervallo di funzionamento da 1,8 V a 5,5 V
- Traslatore di tensione ad alimentazione singola
- Traslazione verso l'alto
- Da 1,2 V a 1,8 V
- Da 1,5 V a 2,5 V
- 1,8 V a 3,3 V
- Da 3,3 V a 5 V
- Traslazione verso il basso
- Da 5 V, 3,3 V e 2,5 V a 1,8 V
- Da 5 V e 3,3 V a 2,5 V
- Da 5 V a 3,3 V
- Traslazione verso l'alto
- Pin di ingresso con tolleranza di 5,5 V
- Supporta piedinature standard
- Fino a 150 Mbps con VCC 5 V o 3,3 V
- Le prestazioni di protezione dai latch-up superano i 250 mA per JESD 17
Applicazioni
- Abilitare o disabilitare un segnale digitale
- Controllo di un LED indicatore
- Traslazione tra moduli di comunicazione e controller di sistema
Diagramma a blocchi funzionale
Pubblicato: 2023-06-16
| Aggiornato: 2024-01-08
