Texas Instruments Gates del traduttore del buffer SN74LV4T125/SN74LV4T125-Q1

Le porte di traduzione a buffer quadruplo SN74LV4T125/SN74LV4T125-Q1 di Texas Instruments sono porte buffer CMOS a bassa tensione che funzionano in un intervallo di tensione più ampio per applicazioni industriali, automobilistiche, portatili e di telecomunicazione. Il livello di uscita può supportare i livelli CMOS 1,8 V, 2,5 V, 3,3 Ve 5 V ed è riferito alla tensione di alimentazione.

L'ingresso è progettato con un circuito di soglia inferiore per corrispondere alla logica di ingresso di 1,8 V a VCC = 3,3 V e può essere utilizzato nella traslazione di livello da 1,8 V a 3,3 V. I pin di ingresso con tolleranza 5 V consentono anche la traslazione verso il basso (ad esempio, l'uscita da 3,3 V a 2,5 V a VCC = 2,5 V). Un ampio intervallo di VCC da 1,8 V a 5,5 V consente di generare i livelli di uscita desiderati per collegarsi a controllori o processori.

I dispositivi SN74LV4T125/SN74LV4T125-Q1 di Texas Instruments sono progettati con una capacità di pilotaggio della corrente di 8 mA per ridurre le sovraelongazioni, le sottoelongazioni e le riflessioni di linea causate dalle uscite a pilotaggio elevato. I dispositivi SN74LV4T125-Q1 sono qualificati AEC-Q100 per le applicazioni automobilistiche. I dispositivi SN74LV4T125-EP hanno fili di collegamento in oro, un intervallo di temperatura compreso tra -55 e +105 °C e una finitura dei conduttori in SnPb.

Caratteristiche

  • Traslatore di tensione ad alimentazione singola a 5,0 V, 3,3 V, 2,5 V, e 1,8 V VCC
  • Intervallo di funzionamento da 1,8 V a 5,5 V
  • Traslazione verso l'alto
    • Da 1,2 V a 1,8 V a 1,8 V VCC
    • Da 1,5 V a 2,5 V a 2,5 V VCC
    • Da 1,8 V a 3,3 V a 3,3 V VCC
    • Da 3,3 V a 5,0 V a 5,0 V VCC
  • Traslazione verso il basso
    • Da 3,3 V a 1,8 V a 1,8 V VCC
    • Da 3,3 V a 2,5 V a 2,5 V VCC
    • Da 5,0 V a 3,3 V a 3,3 V VCC
  • L'uscita logica è riferita a VCC
  • Caratterizzato fino a 50 MHz a 3,3 V VCC
  • 5,5 V di tolleranza sui pin di ingresso
  • Intervallo di temperatura di funzionamento da -40 °C a 125 °C
  • Sono disponibili package senza Pb
    • SC-70 (RGY) 3,5 mm × 3,5 mm × 1 mm
  • Le prestazioni di latch-up superano 250 mA per JESD 17
  • Supporta le piedinature logiche standard
  • Ioff supporta il funzionamento in modalità di spegnimento parziale
  • Uscita CMOS B compatibile con AUP125, LVC125

Applicazioni

  • Tablet
  • Smartphone
  • Personal computer
  • Industria automobilistica

Diagramma a blocchi funzionale

Schema a blocchi - Texas Instruments Gates del traduttore del buffer SN74LV4T125/SN74LV4T125-Q1
Pubblicato: 2024-04-22 | Aggiornato: 2024-05-06