Texas Instruments Doppio Flip-Flop di tipo D SN74LV2T74/SN74LV2T74-Q1

Il Flip-Flop duale di tipo D SN74LV2T74/SN74LV2T74-Q1 di Texas Instruments contiene due flip-flop di tipo D indipendenti attivati dal fronte positivo. Un basso livello di preset (PRE) all’ingresso imposta l’uscita ad un livello alto. Un basso livello di clear (CLR) all’ingresso ripristina l’uscita ad un livello basso. Le funzioni preset e clear sono asincrone e non dipendono dai livelli degli altri ingressi. Quando PRE e CLR sono inattivi (verso l'alto), i dati all’ingresso dati (D) che soddisfano i requisiti di tempo impostati vengono trasferiti alle uscite (Q, Q) sul fronte positivo dell’impulso di clock (CLK). L’attivazione del clock si verifica a un livello di tensione e non è direttamente collegato al tempo di incremento del segnale di clock (CLK) di ingresso. Dopo l’intervallo di tempo di hold, i dati all’ingresso dati (D) possono essere modificati senza influire sui livelli delle uscite (Q, Q). Il livello di uscita fa riferimento alla tensione di alimentazione (VCC) e supporta livelli CMOS da 1,8 V, 2,5 V, 3,3 V e 5 V.

L’ingresso è progettato con un circuito di soglia inferiore per supportare la traslazione verso l'alto per ingressi CMOS a tensione minore (ad esempio, ingresso 1,2 V a uscita 1,8 V o ingresso 1,8 V a uscita 3,3 V). Inoltre, i pin di ingresso con tolleranza 5 V consentono la traslazione verso il basso (ad esempio, da 3,3 V a 2,5 V di uscita). I dispositivi Texas Instruments SN74LV2T74-Q1 sono qualificati AEC-Q100 per applicazioni automobilistiche. I dispositivi LSN74LV2T74-EP sono dotati di fili dorati, un intervallo di temperatura compreso tra –55 e +105°C e una finitura in piombo SnPb.

Caratteristiche

  • Ampio intervallo di funzionamento: da 1,8 V a 5,5 V
  • Traslatore di tensione di alimentazione singola (fare riferimento alla tensione di ingresso potenziata LVxT):
    • Traslazione verso l'alto
      • Da 1,2 V a 1,8 V
      • Da 1,5 V a 2,5 V
      • 1,8 V a 3,3 V
      • Da 3,3 V a 5 V
    • Traslazione verso il basso
      • Da 5 V, 3,3 V e 2,5 V a 1,8 V
      • Da 5 V e 3,3 V a 2,5 V
      • Da 5 V a 3,3 V
  • Pin di ingresso con tolleranza di 5,5 V
  • Supporta piedinature standard
  • Fino a 150Mbps con 5V o 3,3V VCC
  • Le prestazioni di protezione da latch-up superano 250 mA per JESD 17

Applicazioni

  • Conversione di un interruttore momentaneo in un interruttore a ginocchiera.
  • Mantiene un segnale durante il ripristino del controller
  • Segnali a velocità di margine lenta in ingresso
  • Funzionamento in ambienti rumorosi
  • Divisione di un segnale di clock per due

Diagramma a blocchi funzionale

Schema a blocchi - Texas Instruments Doppio Flip-Flop di tipo D SN74LV2T74/SN74LV2T74-Q1
Pubblicato: 2023-06-16 | Aggiornato: 2024-01-05