Texas Instruments Generatori di clock LMK3H0102/LMK3H0102-Q1
I generatori di clock senza riferimento LMK3H0102/LMK3H0102-Q1 di Texas Instruments sono generatori di clock senza riferimento a due uscite conformi allo standard PCIe Gen 1-Gen 6 con supporto Spread spettro Clocking (SSC). Si basano su tecnologia Bulk Acoustic onda (BAW) proprietaria di TI e forniscono uscite di clock ±25 ppm senza alcun riferimento di clock esterno o al quarzo. Questi dispositivi possono fornire due clock SSC, due clock non SSC o un clock SSC e un clock non SSC contemporaneamente. Il LMK3H0102/LMK3H0102-Q1 soddisfa la conformità PCIe completa da Gen 1 a Gen 6. Questa conformità include Common Clock con o senza SSC, Separate Reference Independent Spread (SRIS) e Separate Reference No Spread (SRNS). Questi dispositivi possono essere facilmente configurati tramite pin GPIO o un'interfaccia I2C. Per alimentare i dispositivi può essere utilizzato un DC-DC esterno. I dispositivi LMK3H0102-Q1 sono conformi alla qualifica AEC-Q100 per applicazioni per il settore automobilistico.Caratteristiche
- Risonatore BAW integrato, non è necessario un riferimento esterno
- Generazione di frequenza flessibile
- Divisori a due canali con fino a tre frequenze di uscita uniche da 2,5 MHz a 400 MHz
- Le uscite LVCMOS di 1,8 V, 2,5 V o 3,3 V sono supportate fino a 200 MHz
- Combinazione di AC-LVDS, DC-LVDS, LP-HCSL e LVCMOS sui pin OUT0 e OUT1
- Uscita LVCMOS aggiuntiva per la generazione di fino a cinque clock LVCMOS
- Jitter PCIe molto basso con SSC
- Jitter del clock comune PCIe Gen 3: massimo 135.3fs (il limite PCIe è 1ps)
- Jitter del clock comune PCIe Gen 4: massimo 135.3fs (il limite PCIe è 500fs)
- Jitter del clock comune PCIe Gen 5: massimo 57.5fs (il limite PCIe è 150fs)
- jitter del clock comune PCIe Gen 6 34.5fs massimo (il limite PCIe è 100 fs)
- Conforme a PCIe Gen 1-Gen 6 con clock comune con o senza SSC, SRNS e SRIS
- Stabilità di frequenza di uscita totale di ±25 ppm
- Due modalità funzionali (I2C o OTP preprogrammata) con un indirizzo I2C completamente configurabile
- Temperatura ambiente da -40°C a 85 °C
- Profondità di modulazione SSC programmabile
- Preprogrammato: spread al ribasso del –0,1%, –0,25%, –0,3% e –0,5%
- Spread programmabile: spread al ribasso da –0,1% a –3% o spread centrale da ±0,05% a ±1,5%
- Tensione di alimentazione da 1,8 V a 3,3 V
- LDO interni con PSNR di –93,1 dBc a rumore di commutazione di 500 kHz per uscite LP-HCSL
- Tempo di avvio di < 1,5="">
- Sfasamento input-output inferiore a 50 ps
- Pin di ingresso digitale a prova di errore
Applicazioni
- Generazione clock da PCIe Gen 1 a Gen 6
- Scheda madre server
- NIC/SmartNIC
- Acceleratore hardware
- Stampante multifunzione
- SSD PCIe
- Scheda aggiuntiva, scheda di espansione PCIe
Schede tecniche
Diagramma a blocchi funzionale
Pubblicato: 2024-12-02
| Aggiornato: 2025-07-10
