Texas Instruments Buffer LVDS a basso contenuto di additivi LMK1D210xL

I buffer a basso contenuto di additivi LVDS LMK1D210xL di Texas Instruments sono buffer a doppio clock a basso rumore che distribuiscono un ingresso a un massimo di due (LMK1D2102L), quattro (LMK1D2104L), sei (LMK1D2106L) o otto (LMK1D2108L) uscite LVDS. Gli ingressi possono essere LVDS, LVPECL, HCSL, CML o LVCMOS. Il LMK1D210xL è progettato specificamente per la gestione di linee di trasmissione da 50 Ω. Quando si gestiscono gli ingressi in modalità a terminazione singola, si applica la tensione di polarizzione appropriata al pin di ingresso negativo non utilizzato.

Il buffer LMK1D210xL di Texas Instruments offre due operazioni in modo comune di uscita (0,7 V e 1,2 V) per diverse alimentazioni operative. Il dispositivo offre flessibilità nella progettazione per applicazioni in modalità accoppiata DC. Il pin di controllo AMP_SELA/AMP_SELB può selezionare diverse ampiezze di uscita LVDS (350 mV) o LVDS potenziate (500 mV). Oltre alla selezione dell'ampiezza, le uscite possono essere disabilitate utilizzando lo stesso pin. Il componente supporta anche la funzione Fail-Safe Input per i pin di clock e di input digitale. Il dispositivo incorpora inoltre un'isteresi di ingresso, che impedisce l'oscillazione casuale dell'uscita senza un segnale di ingresso.

Caratteristiche

  • Famiglia di buffer di clock LVDS ad alte prestazioni fino a 2 GHz
    • Buffer differenziale doppio 1:2
    • Buffer differenziale doppio 1:4
    • Buffer differenziale doppio 1:6
    • Buffer differenziale doppio 1:8
  • Tensione di alimentazione da 1,71 V a 3,465 V 
  • Funzionamento a tensione di modo comune con doppia uscita
    • Tensione di modo comune in uscita: 0,7 V a una tensione di alimentazione di 1,8 V.
    • tensione di modo comune in uscita: 1,2 V alla tensione di alimentazione 2,5 V/3,3 V
  • Basso jitter aggiuntivo
    • < 17="" fs="" rms="" tipico="" da="" 12="" khz="" a="" 20="" mhz="" a="" 1.250,25="">
    • < 22="" fs="" rms="" tipico="" da="" 12="" khz="" a="" 20="" mhz="" a="" 625="">
    • < 60="" fs="" rms="" massimo="" da="" 12="" khz="" a="" 20="" mhz="" a="" 156,25="">
    • Rumore di fase molto basso: -164dBc/Hz (tipico a 156,25 MHz)
  • Ritardo di propagazione molto basso di < 575="" ps="">
  • Sfasamento dell'uscita:
    • Massimo 15 ps (LMK1D2102, LMK1D2104)
    • Massimo 20 ps (LMK1D2106, LMK1D2106)
  • Uno sfasamento da parte a parte di 150 ps
  • LVDS ad alto oscillamento (modalità potenziata) di 500 mV VOD tipico quando AMP_SELA, AMP_SELB = Fluttuante
  • Abilitazione/disabilitazione della banca utilizzando AMP_SELA e AMP_SELB
  • Funzionamento di input a prova di errore
  • Gli ingressi universali accettano livelli di segnale LVDS, LVPECL, LVCMOS, HCSL e CML
  • Tensione di riferimento LVDS, VAC_REF, disponibile per ingressi accoppiati capacitivi
  • Intervallo di temperatura industriale esteso da -40 °C a 105 °C

Applicazioni

  • Telecomunicazioni e collegamenti in rete
  • Diagnostica per immagini
  • Test e misurazioni
  • Infrastruttura wireless
  • Audio, video e segnaletica professionale

Diagrammi funzionali di blocco

Schema a blocchi - Texas Instruments Buffer LVDS a basso contenuto di additivi LMK1D210xL
Pubblicato: 2024-11-27 | Aggiornato: 2025-03-21