Texas Instruments Fermi NOR R/S a 3 stati quadrupli CMOS CD4043B
I fermi CMOS quadrupli Texas Instruments CD4043B 3-State NOR R/S sono fermi RS quadrupli ad alte prestazioni progettati per fornire la conservazione ed il controllo affidabili di dati nell'elettronica digitale. Ognuno dei suoi quattro fermi funziona in modo indipendente, rendendolo ideale per applicazioni che richiedono più punti di conservazione dei dati. Grazie alle uscite 3-state e alla compatibilità con diverse tensioni, CD4043B offre flessibilità ed efficienza sia per progetti commerciali che industriali. I fermi CD4043B forniscono input SET e ripristino separati per ogni latch, configurazioni NOR e NAND e valutazioni parametriche 5 V 10 V e 15 V. Questi fermi soddisfano tutti i requisiti dello standard provvisorio JEDEC n. 13 B, "Specifiche standard per la descrizione dei dispositivi CMOS serie B". Le applicazioni tipiche includono gli elementi di memoria, conservazione, sistemi di controllo, la sincronizzazione del segnale e circuiti digitali logici.Caratteristiche
- Uscite 3-state con uscita comune ENABLE
- Ingressi SET e ripristino separati per ogni latch
- Configurazioni NOR e NAND
- Valutazioni parametriche 5 V, 10 V e 15 V
- Caratteristiche di uscita simmetriche standardizzate
- Testato al 100% per la corrente di riposo a 20 V
- Corrente di ingresso massima di 1 µA a 18 V su tutto l'intervallo di temperatura del package; 100nA a 18 V e 25 °C
- Margine di rumore (su tutto l'intervallo di temperatura del package):
- 1 V a VDD = 5 V
- 2 V a VDD = 10 V
- 2,5 V a VDD = 15 V
- Soddisfa tutti i requisiti dello standard provvisorio JEDEC n. 13 B, "Specifiche standard per la descrizione dei dispositivi CMOS serie B"
- Applicazioni registro di mantenimento in un sistema multiregistratore
- Quattro bit di conservazione indipendente con uscita ABILITATA
- Registratore stroboscopico
- Logica digitale generale
- CD4043B per sistemi logico positivi
- CD4044B per sistemi logico negativi
Applicazioni
- Elementi di conservazione della memoria
- Sistemi di controllo
- Sincronizzazione del segnale
- Circuiti logici digitali
Pubblicato: 2025-09-12
| Aggiornato: 2025-09-25
