STMicroelectronics MCU L5 a potenza ultrabassa STM32
Gli MCU L5 a potenza ultrabassa STM32 di STMicroelectronics sono progettati per un'applicazione integrata che richiede maggiore sicurezza e basso consumo energetico. Questi MCU sono basati sul processore Arm® Cortex®-M33 e sul suo TrustZone® per Armv8-m combinato con l'implementazione di sicurezza ST. Gli MCU L5 STM32 presentano 512 Kbyte di memoria flash e 256 Kbyte di SRAM. Con l'aiuto di un nuovo nucleo e di un nuovo Accelerator™ ST ART, gli MCU L5 STM32 raggiungono un livello di prestazioni aggiornato. Questi MCU L5 STM32 offrono un ampio portafoglio con 7 package e supportano una temperatura ambiente fino a 125 °C.Caratteristiche
- Potenza ultrabassa con controllo della potenza flessibile Flex Power Control:
- Intervallo di alimentazione: da 1,71 V a 3,6 V
- Intervallo di temperatura da -40 °C a +85/+125 °C
- Modalità di acquisizione Batch (BAM)
- 187 nA in modalità VBAT: alimentazione per RTC e registri di backup 32x32 bit
- Modalità di spegnimento: 17 nA (5 pin di riattivazione)
- Modalità standby: 108 nA (5 pin di riattivazione)
- Modalità standby: 222 nA con RTC
- Stop 2 con RTC: 3,16 μa
- Modalità di funzionamento (modalità LDO): 106 μA/MHz
- Modalità di funzionamento (modalità convertitore step-down SMPS): 62 μA/MHz a 3 V
- Riattivazione da 5 µs dalla modalità di arresto
- Reset di brownout (BOR) in tutte le modalità ad eccezione dello spegnimento
- Core:
- CPU Cortex-M33 Arm a 32 bit con TrustZone e FPU
- Acceleratore ART:
- Cache istruzioni da 8 kbyte che consente l'esecuzione in stato di attesa 0 dalla memoria Flash e dalle memorie esterne; frequenza fino a 110 MHz, istruzioni MPU, 165 DMIPS e DSP
- Memorie:
- Flash fino a 512 Kbyte e due banchi read-while-write
- 256 Kbyte di SRAM di cui 64 Kbyte con controllo della parità hardware
- Interfaccia di memoria esterna che supporta le memorie SRAM, PSRAM, NOR, NAND e FRAM
- Interfaccia di memoria OCTO-SPI
- Sicurezza:
- Arm TrustZone e I/O, memorie e periferiche a protezione diretta
- Schema flessibile del ciclo di vita con Readout Protection (RDP)
- Radice di attendibilità grazie all'esclusiva voce di avvio e all'area Hide Protection (HDP)
- Installazione firmware sicura (SFI) grazie ai Root Secure Services (RSS) integrati
- Supporto aggiornamento firmware sicuro con TF-M
- Acceleratore hardware HASH
- Manomissione attiva e protezione contro temperatura, tensione e attacchi di frequenza
- Generatore di numeri casuali NIST conforme a SP800-90B
- ID univoco a 96 bit
- OTP di 512 byte per i dati utente
- Gestione del clock:
- Oscillatore al cristallo da 4 MHz a 48 MHz
- Oscillatore al cristallo da 32 kHz per RTC (LSE)
- RC interno regolato in fabbrica a 16 MHz (±1%)
- RC interno a bassa potenza a 32 kHz (±5%)
- Oscillatori interni multispeed da 100 kHz a 48 MHz e auto-regolati da LSE (precisione migliore di ±0,25%)
- Interno 48 MHz con ripristino del clock
- 3 PLL per clock di sistema, USB, audio e ADC
Diagramma del circuito L5 STM32
Video
Pubblicato: 2020-01-22
| Aggiornato: 2025-01-14
