Texas Instruments MCU a segnale misto MSPM0G351x-Q1
Gli MCU a segnale misto MSPM0G351x-Q1 di Texas Instruments fanno parte della famiglia di MCU a 32 bit MSP altamente integrati e a bassissimo consumo energetico basati su tecnologia Arm® avanzata. Questi MCU sono piattaforme core Arm® Cortex®-M0+ a 32 bit che operano a una frequenza fino a 80 MHz. Gli MCU a segnale misto MSPM0G351x-Q1 offrono flessibilità di progettazione per applicazioni che richiedono da 256 KB a 512 KB di memoria flash in piccoli pacchetti. Questi dispositivi includono i doppi controller CAN-FD, abilitatori di sicurezza informatica e analogici integrati ad alte prestazioni, che forniscono eccellenti prestazioni a bassa potenza su intervallo di temperatura di funzionamento. I dispositivi MSPM0G351x-Q1 sono qualificati AEC-Q100 per applicazioni per il settore automobilistico. Questi MCU sono ideali per l'elettronica e l' illuminazione della carrozzeria settore automobilistico, il gateway del settore automobilistico sistemi di sterzo, controllo del motore settore automobilistico, inverter da CC a CA e moduli maniglia porta.Caratteristiche
- CPU Arm® Cortex® M0+ a 32 bit con unità di protezione della memoria e frequenza fino a 80 MHz
- Conforme alla sicurezza funzionale in modo mirato
- Sviluppato per applicazioni di sicurezza funzionale
- Sarà disponibile la documentazione a supporto della progettazione del sistema ISO 26262
- Capacità sistematica fino a ASIL B mirata
- Certificazione PSA-L1 mirata
- Caratteristiche di funzionamento:
- Intervallo di temperatura esteso da -40 °C a 125 °C
- Ampia portata di tensione di alimentazione 1,62 V a 3,6 V
- Memorie:
- Fino a 512 KB di memoria flash con codice di correzione errore (ECC):
- Doppia banca con scambio di indirizzi per aggiornamenti OTA
- Banco dati flash da 16 KB con protezione ECC
- SRAM totale 128 KB
- SRAM da 64 kB con protezione ECC o parità hardware e ritenzione fino alla modalità standby SRAM (Banco 0)
- SRAM da 64 kB con ritenzione fino alla modalità STOP SRAM (Banco 1)
- Fino a 512 KB di memoria flash con codice di correzione errore (ECC):
- Periferiche analogiche ad alte prestazioni:
- Due convertitori analogico-digitali (ADC) a 12 bit 4Msps con campionamento simultaneo di fino a 27 canali esterni
- Risoluzione effettiva a 14 bit a 250ksps con media hardware
- Tre comparatori ad alta velocità (COMP) con DAC di riferimento integrati a 8 bit
- Ritardo di propagazione di 32 ns in modalità ad alta velocità
- Supporta il funzionamento in modalità a bassa potenza fino a <1>1>
- Un convertitore digitale-analogico (DAC) a 12 bit e 1 Msps con buffer di uscita integrato
- Connessioni analogiche programmabili tra ADC, COMP e DAC
- Riferimento di tensione condiviso interno configurabile da 1,4 V o 2,5 V (VREF)
- Sensore di temperatura integrato
- Due convertitori analogico-digitali (ADC) a 12 bit 4Msps con campionamento simultaneo di fino a 27 canali esterni
- Modalità a bassa potenza ottimizzate:
- RUN: 123 µA/MHz (CoreMark)
- SLEEP: 38 µA/MHz
- STOP: 223 µA a 4 MHz
- STANDBY: 1,7 µA a 32 kHz con RTC e SRAM Bank 0 e ritenzione stato
- SHUTDOWN: 92 nA con capacità di risveglio IO
- Supporto allo sviluppo del debug su cavo seriale a 2 pin (SWD)
- Opzioni di package:
- LQFP a 100 pin (PZ) (passo 0,5 mm)
- LQFP a 80 pin (PN) (passo 0,5 mm)
- LQFP a 64 pin (PM) (passo 0,5 mm)
- LQFP a 48 pin (PT) (passo 0,5 mm)
- VQFN a 48 pin (RGZ) (passo 0,5 mm, sponda bagnabile)
- VQFN a 32 pin (RHB) (passo 0,5 mm, sponda bagnabile)
- Periferiche digitali intelligenti:
- Controller DMA a 12 canali
- Supporti dell'acceleratore matematico per calcoli DIV, SQRT, MAC e TRIG
- Nove timer supportano fino a 28 canali PWM:
- Due timer generici a 16 bit supportano QEI
- Quattro timer generici a 16 bit supportano il funzionamento a bassa potenza in modalità standby
- Un temporizzatore generico a 32 bit
- Due timer avanzati a 16 bit con supporto deadband e uscite complementari fino a 12 canali PWM
- Due temporizzatori di supervisione con finestra (WWDT), un temporizzatore di supervisione indipendente (IWDT)
- RTC con modalità di allarme e calendario
- Interfacce di comunicazione potenziate:
- Sette interfacce UART:
- Due che supportano LIN, IrDA, DALI, schede intelligenti, Manchester
- Tre che supportano il funzionamento a bassa potenza in modalità standby
- Tre interfacce I2C con supporto fino a FM+ (1 Mbit/s), SMBus/PMBus e riattivazione dalla modalità STOP
- Tre interfacce SPI, una delle quali supporta fino a 32Mbits/s
- Due interfacce controller area rete (CAN) supportano CAN 2.0 A o B e CAN-FD
- Sette interfacce UART:
- Sistema di clock:
- Oscillatore interno da 4 MHz a 32 MHz (SYSOSC) con precisione fino a ±1,2%
- Anello ad aggancio di fase (PLL) fino a 80 MHz
- Oscillatore interno a bassa frequenza (LFOSC) da 32 kHz con precisione di ±3%
- Oscillatore a cristalli esterno da 4 MHz a 48 MHz (HFXT)
- Oscillatore a cristalli esterno da 32 kHz (LFXT)
- Ingresso di clock esterno
- Integrità dei dati e crittografia:
- Acceleratore AES-128/256 con supporto per GCM/GMAC, CCM/CBC-MAC, CBC e CTR
- Conservazione sicura delle chiavi per un massimo di quattro chiavi AES
- Firewall flessibili per la protezione del codice e dei dati
- Generatore di numeri casuali effettivi (TRNG)
- Controllo di ridondanza ciclico (CRC-16 e CRC-32)
- Caratteristiche I/O flessibili:
- Fino a 94 GPIO
- Due E/U open-drain 5V-tolerant
- Tre E/U ad alta velocità con una forza di azionamento di 20 mA
- Quattro E/U ad alta velocità
- Fino a 94 GPIO
- Membri famiglia (vedere anche il confronto dispositivo ):
- MSPM0G3518-Q1: 256 KB di memoria flash, 128 KB di RAM
- MSPM0G3519-Q1: 512 KB di memoria flash, 128 KB di RAM
- Kit di sviluppo e software (si veda anche Strumenti e Software):
- Kit di sviluppo LaunchPad™ LP-MSPM0G3519
- Kit di sviluppo software MSPM0 (SDK)
- Qualifica Automotive:
- AEC-Q100 Classe 1 (da -40 °C a 125 °C)
- Fianco bagnabile per le opzioni VQFN da 32 e 48 pin
Applicazioni
- Elettronica e illuminazione della carrozzeria Automotive
- Gateway automotive
- Sistemi di sterzo
- Controllo del motore automotive
- Inverter da CC a CA
- Illuminazione interna automotive
- Moduli maniglia porta
- Moduli di apertura a pedale
- Rilevamento dell'occupazione del veicolo
- Modulo comfort seggiolino
Diagramma a blocchi funzionale
Pubblicato: 2025-12-09
| Aggiornato: 2025-12-16
