Renesas Electronics MPU per acceleratori IA ottimizzati per la visione RZ/V2M

I microprocessori per acceleratori di IA (MPU) ottimizzati per la visione RZ/V2M di Renesas Electronics offrono un processore dinamico riconfigurabile (DRP-AI). L’acceleratore di IA ottimizzato per la visione fornisce alta efficienza energetica, eliminando la necessità di dissipatori di calore e ventole di raffreddamento. La serie RZ/V2M offre inferenza di IA in tempo reale e basso consumo energetico per dispositivi integrati per applicazioni infrastrutturali, industriali e retail. Gli MPU sfruttno l’efficienza energetica del DRP-AI per ottenere un consumo energetico di appena 4 W (tipico); consentono ai processori di essere utilizzati in dispositivi compatti, aiutano a ridurre al minimo le dimensioni delle apparecchiature e a ridurre i costi dei materiali. I moduli offrono inoltre l’opportunità di incorporare l’IA nei dispositivi integrati.

L’acceleratore di IA ottimizzato per la visione DRP-AI è una proprietà intellettuale (IP) sviluppata a partire dal  DRP  integrato nel dispositivo  RZ/A2M. Il nucleo IP può   eseguire l’elaborazione IA con circa 10 volte l’efficienza energetica del DRP, ottenendo la classe 1.0 TOPS/W. Poiché il DRP può modificare dinamicamente la configurazione dei suoi circuiti operativi ogni ciclo di clock, il DRP-AI può supportare l’avanzamento degli algoritmi IA.

Gli MPU per acceleratori IA ottimizzati per la visione RZ/V2M di Renesas Electronics includono un processore di segnali di imaging (ISP) che elabora 4K pixel ad alta risoluzione a 30 fotogrammi al secondo (FPS). L’ISP utilizza funzionalità ad alto intervallo dinamico (HDR), funzionalità di riduzione del rumore e funzionalità di correzione della distorsione per aumentare notevolmente la precisione nel riconoscimento IA, indipendentemente da fattori quali il tempo, l’ora della giornata o la posizione di installazione.

Caratteristiche

  • Interfacce di memoria CPU e DDR
    • 2 Arm® Cortex®-A53 fino a 1 GHz
    • LPDDR4-3200 a 32 bit
  • Visione e intelligenza artificiale
    • Acceleratore IA, DRP-AI di classe 1.0 TOP/W
    • ISP di multi-stream disponibile
    • Interfaccia telecamera, 2 SLVS-EC, 2 MIPI CSI
    • Motore di rilevamento facciale e umano
  • Visualizzazione video e grafica
    • Multicodec H.265/H.264
      • Codifica – h.265 fino a 2160p30, h.264 fino a 1080p120
      • Decodifica – h.265 fino a 2160p30, h.264 fino a 1080p120
    • Motore grafico 2D, 200 MPixels/s
    • Display, MIPI-DSI (4 corsie), HDMI 1.4a
  • Interfacce ad alta velocità
    • 1 gigabit Ethernet
    • 1 host/periferica USB3.1 Gen1
    • 1 PCIe Gen 2 (1 corsia)
    • 2 SDIO 3.0
    • 1 interfaccia Flash NAND ONFI1.0
    • 1 eMMC 4.5.1
  • Motore di sicurezza hardware integrato
  • Package FCBGA, 15 mm x 15 mm, passo 0,5 mm

Video

Schema a blocchi

Schema a blocchi - Renesas Electronics MPU per acceleratori IA ottimizzati per la visione RZ/V2M
Pubblicato: 2020-06-24 | Aggiornato: 2024-04-26