NXP Semiconductors PMIC a chip su base di sistema a sicurezza intrinseca PF5030

I PMIC con chip di base del sistema fail-safe PF5030 di NXP Semiconductor con alimentatori a commutazione multipli (SMPS) e regolatori a bassa caduta di tensione (LDO) sono progettati per i processori S32Z2/E2. Una tensione di ingresso massima fino a 5,25 V rende i PMIC PF5030 ideali per lavorare con le famiglie di alimentatori del front system NXP (FS86, FS6x) o qualsiasi altra alimentazione anteriore nel mercato della trasmissione automobilistica. La memoria programmabile una sola volta (OTP) integrata memorizza le configurazioni di avvio chiave che riducono drasticamente i componenti esterni tipicamente utilizzati per impostare la tensione di uscita e la sequenza dei regolatori esterni. I parametri del regolatore sono regolabili tramite I2C dopo l'avvio, offrendo flessibilità per i diversi stati del sistema.

Caratteristiche

  • Tensione
    • Tensione di funzionamento massima: 5,25 VCC
    • Supporta un intervallo di tensione di funzionamento fino a 3,3 V
    • Modalità di spegnimento (OFF) a bassa potenza con bassa corrente di sospensione (15 µA tipica)
  • Alimentatori
    • Convertitore buck sincrono integrato a bassa tensione BUCK1/2
      • Tensione di uscita configurabile da 0,7 V a 1,5 V e capacità di corrente fino a 3,5 ACC
      • In grado di funzionare in più fasi fino a 7 ACC
    • Convertitore buck sincrono integrato a bassa tensione BUCK3
      • Tensione di uscita configurabile da 1 V a 4,1 V e capacità di corrente fino a 2,5 ACC
    • Regolatore LDO a bassa tensione LDO1/2 per I/O MCU e periferiche di sistema
      • Tensione di uscita configurabile da 1,1 V a 4,1 V e capacità di corrente fino a 400 mACC
  • Supporto di sistema
    • 1 pin di ingresso per il rilevamento dell'accensione, compatibile con 1,8 V, 3,3 V e 5 V
    • Multiplatore analogico con monitoraggio completo delle tensioni e della temperatura di sistema
    • Pin XFAILB per gestione sequenziamento alimentazione leader/follower avanzata
    • Ritardo di rilascio RSTB opzionale di 10 ms durante l'accensione per una certa conformità MCU
    • Controllo del dispositivo tramite interfaccia I2C a 32 bit con CRC a 8 bit
  • Conformità
    • Tecniche di ottimizzazione EMC sui regolatori di commutazione, tra cui ampio spettro e regolazione manuale della frequenza
    • Robustezza EMI a supporto di vari standard di test EMI per il settore automobilistico
    • Emissioni di conduzione IEC 61967-4
    • Immunità condotta IEC 62132-4
  • Sicurezza funzionale
    • Capacità ASIL D sull'obiettivo di sicurezza 1 (SG1/CSG_01) su UV/OV per tutte le linee di alimentazione S32Z2/E2 (0,8 V, 1,1 V, 1,8 V e 3,3 V)
    • ASIL configurabile da QM a ASIL D sull'obiettivo di sicurezza 2 (SG2/CSG_02) sulla funzione di monitoraggio MCU (watchdog)
    • Circuiti di monitoraggio della tensione indipendenti
    • Fino a 6 ingressi di monitoraggio della tensione con precisione del target dell'1%
    • Autotest integrato logico e analogico (LBIST/ABIST)
    • Uscite di sicurezza con meccanismo di rilevamento dei guasti latenti (PGOOD, RSTB e FS0B)
  • Configurazione e abilitazione
    • 40 pin QFN con pad esposto per una gestione termica ottimizzata
    • Programmazione OTP per la personalizzazione del dispositivo

Applicazioni

  • Controller di dominio gruppo propulsore/trasmissione EV
  • Sistemi integrati nel telaio
  • Chip accoppiati S32Z2/E2

Applicazione semplificata

Schema di circuito di applicazione - NXP Semiconductors PMIC a chip su base di sistema a sicurezza intrinseca PF5030

Schema a blocchi

Schema a blocchi - NXP Semiconductors PMIC a chip su base di sistema a sicurezza intrinseca PF5030
Pubblicato: 2023-04-12 | Aggiornato: 2024-11-12