NXP Semiconductors Buffer bus bidirezionali doppi PCA9600 e PCA9601

I buffer bus bidirezionali doppi PCA9600 e PCA9601 di NXP Semiconductors sono progettati per isolare la capacità dei bus I2C, consentendo di azionare bus lunghi in applicazioni point-to-point o multipunto fino a 4000 pF. PCA9600 e PCA9601 creano un'interfaccia logica senza blocco bidirezionale tra un normale bus I2C e una gamma di altre configurazioni di bus a maggiore capacità o tensione diversa. Questi dispositivi funzionano a velocità fino a 1 MHz e il lato a monte dell'unità è compatibile con le specifiche Fast-mode Plus (Fm+). PCA9601 presenta una capacità di dissipazione di 15 mA SX/SY, producendo un tempo di incremento bus di 5 V Fm+ con carichi di 470 pF.

I buffer bus PCA9600 e PCA9601 presentano livelli di tensione logica dalla temperatura stabilizzata all'interfaccia SX/SY, il che rende questi dispositivi adatti per l'interfacciamento con bus che hanno livelli logici non conformi ai bus I2C come SMBus, PMBus o con microprocessori che utilizzano gli stessi livelli logici TTL.

I buffer bus bidirezionali doppi PCA9600 e PCA9601 di NXP Semiconductors sono offerti in package SO8 e TSSOP8 (MSOP8) con un intervallo delle temperature di funzionamento da -40 °C a +85 °C.

Caratteristiche

  • Trasferimento dati bidirezionale di segnali bus I2C
  • La capacità di dissipazione SX/SY 15 mA produce un tempo di incremento bus di 5,0 V Fm+ con carichi di 470 pF (solo PCA9601)
  • Isola la capacità consentendo >400 pF sul lato SX/SY e 4000 pF sul lato TX/TY
  • Funzionamento a 1 MHz fino a 20 metri di filo
  • Divide il segnale bus I2C in coppie di segnali diretti/invertiti TX/RX, TY/RY per l'interfaccia con isolatori opto-elettrici e dispositivi simili che necessitano di percorsi di segnale di ingresso e uscita unidirezionali
  • Intervallo di tensione di alimentazione da 2,5 V a 15,0 V con livelli logici bus I2C sul lato SX/SY indipendentemente dalla tensione di alimentazione
  • Bassa corrente di alimentazione
  • La protezione ESD è superiore a 3500 V HBM per JESD22-A114 e a 1400 V CDM per JESD22-C101
  • Il test latch-up viene effettuato in base allo standard JEDEC JESD78, che supera 100 mA
  • Intervallo delle temperature di funzionamento: da -40 °C a +85 °C
  • Opzioni di package SO8 e TSSOP8 (MSOP8)

Applicazioni

  • Interfaccia tra bus I2C che operano a diversi livelli logici (ad esempio, 5 V e 3 V o 15 V)
  • Interfaccia tra lo standard bus I2C e SMBus (350 μA) o lo standard Fm+
  • Architetture point-to-point o multipunto a lunga distanza
  • Semplice conversione dei segnali SDA o SCL bus I2C in hardware bus differenziale multi-drop
  • Interfacce con accoppiatori ottici per fornire isolamento ottico tra nodi bus I2C fino a 1 MHz

Schema a blocchi

Designazioni dei pin

Disegno meccanico - NXP Semiconductors Buffer bus bidirezionali doppi PCA9600 e PCA9601
Pubblicato: 2022-02-10 | Aggiornato: 2022-03-11