BittWare Scheda acceleratore FPGA XUP-VV4
La scheda acceleratore FPGA XUP-VV4 di BittWare presenta l’FPGA UltraScale+VU13P ed è ideale per le applicazioni di data center ad alta densità. L’FPGA UltraScale+VU13P di Xilinx offre ai progettisti un potenziale di prestazioni incredibile con elementi logici 3,8 M; ciò offre una densità di potenza che rende difficile la gestione termica. XUP-VV4 raggiunge la sfida con la piattaforma Viper di BittWare, che supporta grandi carichi FPGA, fino a 512 GB DDR4 e 4 ethernet 100 Gbps. La piattaforma Viper di BittWare utilizza una simulazione avanzata del flusso del computer per guidare la progettazione fisica della scheda in un primo approccio termico. Ciò include l'uso di tubi di calore, canali di flusso d'aria e la disposizione dei componenti per massimizzare il limitato flusso d'aria disponibile in un server.La scheda di accelerazione FPGA BittWare XUP-VV4 è dotata di raffreddamento ad aria per impostazione predefinita, ma è disponibile anche il raffreddamento a liquido. Il dispositivo è fornito in un package senza piombo Xilinx D2104, che consente il contatto diretto dei tubi di calore con il die, anziché attraverso il coperchio del diffusore di calore.
Caratteristiche
- 4 x 100 GbE via 4 QSFP28
- Raffreddata ad aria o liquido
- FPGA VU13P: 3,8 milioni di LC FPGA di Xilinx
Specifiche
- FPGA
- Virtex UltraScale+
- VU13P in package D2104
- Classe di velocità del core – 2
- Memoria Flash integrata
- Memoria Flash per l'avvio di FPGA
- Memoria esterna
- 4 siti DIMM, ognuno dei quali supporta:
- Fino a 128 GB DDR4 x72 con ECC
- Fino a 576Mbits doppio QDR-II +x18 (2 banche indipendenti da 288 Mbit)
- 4 siti DIMM, ognuno dei quali supporta:
- Interfaccia host
- Interfaccia x16 Gen3 direttamente a FPGA
- Porte USB
- Accesso micro USB a JTAG BMC e FPGA
- Utilità
- Si collega a una scheda di breakout per UART, 1 ingresso PPS e ingresso clock da 10 MHz
- UltraPort SlimSAS
- 2 UltraPort SlimSAS sul bordo posteriore collegato a FPGA tramite 16 ricetrasmettitori GTY
- Può supportare un'interfaccia PCIe aggiuntiva x16 o x8 (richiede core soft IP e uno slot aggiuntivo)
- Gabbie QSFP
- 4 gabbie QSFP28 (zQSFP) sul pannello anteriore collegate direttamente a FPGA tramite 16 ricetrasmettitori
- Ciascuna supporta 100 GbE, 40 GbE, 4 x 25 GbE o 4 x 10 GbE e può essere combinata per 400 GbE
- Controller con gestione scheda
- Monitoraggio di temperatura/corrente/tensione
- Sequenziamento e ripristino dell'alimentazione
- Aggiornamenti sul campo
- Configurazione e controllo FPGA
- Configurazione clock
- Accesso bus I2C
- USB 2.0
- Override di tensione
- Raffreddamento
- Dissipatore di calore passivo a doppia larghezza - standard
- Raffreddamento liquido a doppia larghezza - opzionale
- Dati elettrici
- Potenza integrata derivata dallo slot PCIe da 12 V e un connettore AUX (8 pin)
- La dissipazione di potenza dipende dall'applicazione
- Impegno ambientale
- Temperatura di funzionamento da +5 °C a +35 °C
- Fattore di forma
- Scheda a doppio slot PCIe, 3/4 di lunghezza, ad altezza standard
- 10 “x 4,37” (254, x 111,15 mm)
- Sviluppo del sistema
- Kit di strumenti BittWorks II – strumenti host, comandi e debug per hardware BittWare
- Sviluppo FPGA
- Esempi di FPGA – Esempio di progetti Vivado®
- Strumenti Xilinx – Suite di progettazione Vivado
Compliances
• FCC (USA) 47CFR15.107 / 47CFR15.109
• CE (Europe) EN 55032:2015/A11:2020 / EN55024:2010 / EN 55035:2017 / EN 61000-3-2:2014 / EN 610003-3:2013
• UKCA (United Kingdom) BS EN 55032:2012/AC:2013 / BS EN55024:2010 / BS EN 55035:2017 / BS EN 61000-3-2:2014 / BS EN 610003-3:2013
• ICES (Canada) ICES-003 issue 7
• Safety objectives referred to in Article 3 and set out in Annex I of DIRECTIVE 2014/35/EU have been fulfilled
• RoHS compliant to the 2011/65/EU + 2015/863 directive
Schema a blocchi
