Analog Devices Inc. Codec a bassa potenza ADAU1861

Il Codec a bassa potenza ADAU1861 di Analog Devices Inc. offre tre ingressi e un'uscita che combina due processori di segnale digitale (DSP). Il percorso di ingresso analogico al nucleo DSP verso l'uscita analogica è ottimizzato per la bassa latenza. Il dispositivo fornisce una frequenza di campionamento fino a 768 kHz e una memoria totale di 336 KB.

L'ADI ADAU1861 è disponibile in un package lead frame chip scale (LFCSP) a 64 conduttori.

Caratteristiche

  • Motore di elaborazione audio FastDSP programmabile
    • Frequenza di campionamento fino a 768 kHz
    • Filtri biquad, limitatori, controllo volume e miscelazione
  • Tensilica HiFi 3z DSP core
    • Quadruplo MAC per ciclo: moltiplicatore 24 x 24 bit e accumulatore a 64 bit
    • Modalità di funzionamento della potenza flessibile: 24,576 MHz, 49,152 MHz, 73,728 MHz e 98,304 MHz
    • Memoria totale 336 kB
    • JTAG debug e tracciamento
  • ADC e DAC a bassa latenza a 24 bit
    • SNR 106 dB (segnale attraverso ADC con filtro ponderato A)
    • SNR combinato da 110 dB (segnale attraverso DAC e auricolari con filtro ponderato A)
  • Motore MAC programmabile a doppia precisione per un equalizzatore massimo a 24 stadi
  • Supporta frequenze di campionamento da 8 kHz a 768 kHz
  • Ritardo di gruppo di 5μs (fS = 768 kHz) da ingresso a uscita analogica con bypass FastDSP (zero istruzioni)
  • 3 ingressi analogici a terminazione singola, configurabili come ingresso di linea o microfono
  • 8 ingressi microfono digitale
  • Uscita audio differenziale analogica, configurabili come uscita di linea o driver per auricolari
  • 2 canali di uscita PDM
  • PLL supporta qualsiasi frequenza di clock di ingresso da 30 kHz a 36 MHz
  • Convertitori di frequenza di campionamento asincrono a 4 canali (ASRC)
  • 2 porte audio seriali a 16 canali che supportano I2S, giustificate a sinistra o fino a TDM16 (TDM12 in modalità turbo)
  • 8 interpolatori e 8 decimatori con instradamento flessibile
  • Alimentatori
    • AVDD analogico a 1,8 V tipico
    • IOVDD I/O digitale da 1,1 V a 1,98 V
    • DVDD digitale da 0,85 V a 1,21 V
    • Cuffie HPVDD_l da 1,2 V a AVDD
  • Interfacce di comunicazione/controllo
    • Porte di controllo I2C, SPI o UART
    • SPI quadrupli principali (QSPI)
    • Porta di comunicazione UART
  • Auto-avvio da QSPI flash
  • GPIO e IRQ flessibili
  • Package [LFCSP] chip scale con telaio conduttore a 64 conduttori, altezza del package di 9 mm × 9 mm e 0,85 mm

Applicazioni

  • Sistemi audio per il settore automobilistico
  • Processori a effetto audio digitale

Schema a blocchi

Schema a blocchi - Analog Devices Inc. Codec a bassa potenza ADAU1861
Pubblicato: 2023-03-27 | Aggiornato: 2023-04-17