Analog Devices Inc. Convertitore analogico/digitale a 14 bit 3 GSPS AD9699

Il convertitore analogico/digitale di Analog Devices Inc.a 14 bit 3 GSPS AD9699 (ADC) ha un buffer su chip e un circuito di campionamento e attesa progettato per avere bassa potenza, dimensioni ridotte e facilità d'uso. Questo prodotto è progettato per supportare applicazioni in grado di campionare direttamente segnali analogici a banda larga fino a 5 GHz. La larghezza di banda di -3 dB dell'ingresso ADC è di 9 GHz. L'AD9699 è ottimizzato per un'elevata larghezza di banda in ingresso, alta velocità di campionamento, eccellente linearità e bassa potenza, il tutto in un package di piccole dimensioni.

Il nucleo dell'ADC dispone di architettura multifase, a pipeline differenziale con logica di correzione dell'errore in uscita integrata. L'ADC presenta ingressi a banda larga in grado di supportare una serie di campi di ingresso selezionabili dall'utente. Un riferimento di tensione integrato facilita le considerazioni di progettazione. I segnali di input analogico e di clock sono input differenziali. Le uscite dati ADC sono collegate internamente a quattro convertitori digital-down (DDC) attraverso un multiplexer con crossbar (mux). Ogni DDC comprende fino a cinque stadi di elaborazione del segnale in cascata: un traslatore di frequenza a 48 bit (oscillatore controllato numericamente (NCO)) e fino a quattro filtri di decimazione a mezza banda. L'NCO può selezionare bande preimpostate sui pin di ingresso/uscita (GPIO) per uso generico, consentendo la selezione di un massimo di tre bande. Il funzionamento dell'AD9699 tra le modalità DDC è selezionabile tramite un profilo programmabile di interfaccia periferica seriale (SPI).

Oltre ai blocchi DDC, l'AD9699 presenta diverse funzioni che semplificano la funzione di controllo automatico del guadagno (AGC) in un ricevitore di comunicazioni. Il rilevatore di soglia programmabile permette il monitoraggio della potenza del segnale in ingresso utilizzando i bit di controllo a rilevamento rapido nel registro 0x0245 dell'ADC. Se il livello del segnale di ingresso supera la soglia programmabile, l'indicatore di rilevamento sale. Poiché questo indicatore di soglia presenta una bassa latenza, l'utente può ridurre rapidamente il guadagno del sistema per evitare una condizione di fuori scala all'ingresso dell'ADC. Oltre alle uscite di rilevamento rapido, l'AD9699 offre anche capacità di monitoraggio del segnale. Il blocco di monitoraggio del segnale fornisce ulteriori informazioni sul segnale digitalizzato dall'ADC.

L'utente può configurare l'uscita serializzata ad alta velocità basata su JESD204B di sottoclasse 1 in varie configurazioni a uno, due, quattro e otto canali, a seconda della configurazione DDC della velocità di corsia accettabile del dispositivo logico ricevente. La sincronizzazione multi-dispositivo è supportata attraverso i pin di ingresso SYSREF± e SYNCINB±. L'AD9699 ha opzioni di spegnimento flessibili che permettono significativi risparmi quando necessario. Tutte queste funzioni possono essere programmate utilizzando un SPI a 3 fili. L'AD9699 di Analog Devices Inc. è disponibile in BGA a 196 sfere da 12 mm × 12 mm senza piombo ed è specificato nell'intervallo di temperatura ambiente da 40°C a +85°C.

Caratteristiche

  • Uscite digitali seriali codificate JESD204B (Sottoclasse 1)
    • Supporto per corsie fino a 16 Gbps per corsia
  • 2 W di potenza totale a 3 GSPS (Impostazioni predefinite)
  • Prestazioni a un'ampiezza di -2 dBFS, ingresso da 2,6 GHz
    • SFDR = 70dBFS
    • SNR = 57,2 dBFS
  • Prestazioni a un'ampiezza di −9 dBFS, ingresso da 2,6 GHz
    • SFDR = 78dBFS
    • SNR = 59.5dBFS
  • Buffer di ingresso integrato
  • Densità di rumore = −152 dBFS/Hz
  • Funzionamento alimentazione a 0.975V, 1.9V e 2.5V CC
  • Larghezza di banda a piena potenza di ingresso analogico 9 GHz (−3 dB)
  • Bit di rilevamento dell'ampiezza per un'efficiente implementazione AGC
  • Quattro downconverter digitali integrati
    • NCO a 48 bit
    • Quattro filtri di mezza banda in cascata
  • Commutazione NCO a coerenza di fase
  • Sono disponibili fino a 4 canali
  • Controllo di porta seriale
    • clock intero con opzioni di divisione per due e divisione per quattro
    • Configurazioni flessibili della corsia JESD204B
  • Dither su chip

Applicazioni

  • Ricevitori digitali multimodalità e multibanda diversity
  • 3G/4G, TD-SCDMA, W-CDMA, GSM, LTE, LTE-A
  • Sistemi elettronici di test e di misurazione
  • Radar a matrice di fase e guerra elettronica
  • Percorsi di ricezione a monte DOCSIS 3.0 CMTS
  • Ricevitori di percorso inverso digitale HFC
  • LIDAR

Schema a blocchi funzionale

Schema a blocchi - Analog Devices Inc. Convertitore analogico/digitale a 14 bit 3 GSPS AD9699
Pubblicato: 2022-01-11 | Aggiornato: 2022-03-11