Analog Devices Inc. ADC doppio a 12 bit AD9234
Il doppio convertitore analogico-digitale (ADC) a 12 bit AD9234 Analog Devices è un doppio ADC a 1GSPS ottimizzato per una vasta ampiezza di banda di input, elevata frequenza di campionamento, eccellente linearità e bassa potenza in un package di dimensioni contenute. Il circuito sample-and-hold e il buffer su chip di AD9234 sono espressamente progettati per bassa potenza, dimensioni contenute e facilità d'uso nel campionamento di segnali analogici su vasta ampiezza di banda. Questo design è ottimizzato per un'elevata larghezza di banda in ingresso, alta velocità di campionamento, eccellente linearità e bassa potenza, il tutto in un package di piccole dimensioni. I nuclei ADC doppi dispongono di architettura pipeline differenziale e multistadio con logica di correzione dell'errore di uscita integrata. Ogni ADC include ingressi bufferizzati a vasta banda larga in grado di supportare una serie di intervalli di ingresso selezionabili dall'utente. Un riferimento di tensione integrato facilita le considerazioni di progettazione. Ciascun output di dati ADC è collegato internamente a un blocco decimate-by-2 opzionale.Caratteristiche
- JESD204B (Subclass 1) coded serial digital outputs
- 1.5W total power per channel at 1GSPS (default settings)
- SFDR = 79dBFS at 340MHz
- SNR = 63.4dBFS at 340MHz (AIN = −1.0dBFS)
- ENOB = 10.4 bits at 10MHz
- DNL = ±0.16LSB
- INL = ±0.35LSB
- Noise density = −151dBFS/Hz at 1GSPS
- 1.25V, 2.5V, and 3.3V dc supply operation
- Flexible termination impedance
- 400Ω, 200Ω, 100Ω, and 50Ω differential
- No missing codes
- Internal ADC voltage reference
- 2GHz usable analog input full power bandwidth
- 95dB channel isolation/crosstalk
- Amplitude detect bits for efficient AGC implementation
- Differential clock input
- Optional decimate-by-2 DDC per channel
- Differential clock input
- Integer clock divide by 1, 2, 4, or 8
- Flexible JESD204B lane configurations
- Small signal dither
Applicazioni
- Communications
- Diversity multiband, multimode digital receivers
- 3G/4G, TD-SCDMA, W-CDMA, GSM, LTE
- Point-to-point radio systems
- Digital predistortion observation path
- General-purpose software radios
- Ultrawideband satellite receiver
- Instrumentation (spectrum analyzers, network analyzers, integrated RF test solutions)
- Digital oscilloscopes
- High speed data acquisition systems
- DOCSIS 3.0 CMTS upstream receive paths
- HFC digital reverse path receivers
Functional Block Diagram
Pubblicato: 2014-10-06
| Aggiornato: 2022-03-11
