Microchip Technology MPU Quad-Core RISC-V a 64 bit PIC64GX1000

Microchip Technology PIC64GX1000 64-bit RISC-V Quad-Core Microprocessors (MPUs) are Linux® OS-capable processors that provide power-efficient and embedded computing platforms based on RISC-V Instruction Set Architecture (ISA). These microprocessors include built-in secure boot, real-time modes, a large flexible L2 memory subsystem, and embedded peripherals. The PIC64GX1000 microprocessors feature integrated 128KB embedded Non-Volatile Memory (eNVM) for boot, platform interrupt controller, and Integrated dual Physically Unclonable Function (PUF).

Caratteristiche

  • Core di applicazione quadruplo a 625 MHz RV64GC RISC-V (U54):
    • Unità di protezione della memoria fisica (PMP)
    • Unità di gestione memoria
    • Sottosistema di memoria L1 con rilevamento SECED a singolo errore corretto e doppio errore:
      • Cache di istruzioni a 8 vie da 32 KB o memoria integrata da 28 KB opzionale
      • Cache dati a 8 vie 32 KB
  • Singolo 625 MHz nucleo processore monitor RV64IMAC a 64 bit (E51):
    • Sottosistema di memoria 16 KB con sega configurabile come cache di istruzioni a 2 vie L1 o come memoria strettamente integrata di istruzioni
    • Memoria integrata dati 8 KB
    • Unità PMP
  • Sottosistema di memoria 2 MB L2 flessibile con secchezza configurabile come:
    • Set cache L2 associativa a 16 vie
    • Modalità di memoria (LIM) poco integrata per l’accesso deterministico
    • Modalità di memoria GRAFCHPad coerente per la condivisione di messaggi tra i core
  • Interruttore I/O AMBA con QoS e protezione della memoria
  • Controller di memoria DDR4/LPDDR4 a 36 bit integrato con SECDA
  • Memoria non volatile integrata (eNVM) 128 KB per avvio
  • Processore I/O:
    • Due MAC GigE
    • USB 2.0 OTG
    • SD/SDIO MMC 5,1
    • Due CAN 2,0 A e B
    • Esecuzione di controller flash SPI quadruplo
    • Cinque UART multimodali
    • Due SPI e due I2C
    • HDMI® 1.4
    • MIPI® CSI-2
    • RTC e GPIO
    • Cinque timer watchdog
    • Timer
    • 4 PCIe® Gen 2 integrati
  • Sicurezza:
    • Processore Athena F5200 TeraFire Crypto (1x) e 200 MHz
    • Protezione del bitstream (DPA) brevettata per analisi di potenza differenziale (CRI)
    • Doppia funzione fisicamente non clonabile integrata (PUF)
    • 56 KB di memoria non Volatile sicura (sNVM)
    • Rilevatori di manomissione e contromisure incorporati
    • Controllo integrità della digeribilità per sNVM ed eNVM

Applicazioni

  • Settore industriale
  • Settore automotive
  • Comunicazioni
  • IoT e IIoT
  • Aerospaziale
  • Difesa

Video

Schema a blocchi

Schema a blocchi - Microchip Technology MPU Quad-Core RISC-V a 64 bit PIC64GX1000
Pubblicato: 2024-08-23 | Aggiornato: 2025-07-07