SN74AUP1T157DCKRG4

Texas Instruments
595-74AUP1T157DCKRG4
SN74AUP1T157DCKRG4

Produttore:

Descrizione:
Porte logiche Low Power 1.8/2.5/3 .3-V In 3.3-V CMOS

Ciclo di vita:
Nuovo prodotto:
Novità da questo produttore.
Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 2.974

A magazzino:
2.974 Spedizione immediata
Tempo di consegna da parte della fabbrica:
12 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
1,41 € 1,41 €
0,86 € 8,60 €
0,723 € 18,08 €
0,549 € 54,90 €
0,475 € 118,75 €
0,416 € 208,00 €
0,374 € 374,00 €
Nastrati completa (ordinare in multipli di 3000)
0,321 € 963,00 €
0,309 € 1.854,00 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
Texas Instruments
Categoria prodotto: Porte logiche
RoHS::  
Buffer, Non-Inverter
1 Gate
AUP1T
2 Input
SC-70-6
1 Output
4 mA
- 4 mA
10.8 ns
2.3 V
3.6 V
- 40 C
+ 85 C
SMD/SMT
Reel
Cut Tape
Marchio: Texas Instruments
Tipo di logica: Schmitt-Trigger, CMOS
Range di temperatura di lavoro: - 40 C to + 85 C
Tensione di uscita: 2.3 V to 3.6 V
Prodotto: Logic Gates
Tipo di prodotto: Logic Gates
Serie: SN74AUP1T157DCKRG4
Quantità colli di fabbrica: 3000
Sottocategoria: Logic ICs
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

Questa funzionalità richiede l'attivazione di JavaScript.

TARIC:
8542319000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

Multiplexer singolo a 2 ingressiSN74AUP1T157

Il multiplexer singolo a 2 ingressi SN74AUP1T157 di Texas Instruments seleziona i dati da due ingressi dati (A e B) sotto il controllo di un ingresso di selezione dati comune (C). Lo stato dell'ingresso di selezione dati comune determina il registro specifico da cui provengono i dati. L'uscita (Y) presenta i dati selezionati nella forma vera (non invertita). La tecnologia AUP è una tecnologia logica a bassa potenza progettata per prolungare la durata della batteria durante il funzionamento. Tutti i livelli di ingresso accettano segnali LVCMOS a 1,8 V mentre operano con un'alimentazione VCC singola da 3,3 V o 2,5 V. Questo prodotto mantiene anche un'eccellente integrità del segnale.