DK-DEV-5SGSMD5N

Altera
989-DK-DEV-5SGSMD5N
DK-DEV-5SGSMD5N

Produttore:

Descrizione:
Strumenti di sviluppo CI logici programmabili FPGA Development Kit For 5SGSMD5K2

Ciclo di vita:
Fine vita:
la produzione sta per cessare.

A magazzino: 2

A magazzino:
2 Spedizione immediata
Tempo di consegna da parte della fabbrica:
2 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:
Per questo prodotto la spedizione è GRATUITA

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
6.015,70 € 6.015,70 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
Altera
Categoria prodotto: Strumenti di sviluppo CI logici programmabili
Development Kits
FPGA
5SGSMD5K2F40C2N
Marchio: Altera
Descrizione/Funzione: Stratix V development kit
Tipo di interfaccia: Ethernet, HSMC, JTAG, QSFP
Tensione di alimentazione di lavoro: 19 V
Tipo di prodotto: Programmable Logic IC Development Tools
Serie: Stratix V GS Development Kits
Quantità colli di fabbrica: 1
Sottocategoria: Development Tools
Nome commerciale: Stratix V FPGA
Alias n. parte: 979999
Peso unità: 2,642 kg
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

                        
By clicking _Buy_ you agree: (1) you are a product or software
developer or system integrator and (2) the kit is for evaluation
only and not for resale.

Please contact a Mouser Technical Sales Representative for
further information.

5-0217-03

TARIC:
8473302000
CNHTS:
8543709990
USHTS:
8473301180
MXHTS:
8473300499
ECCN:
EAR99

DSP Development Kit, Stratix® V Edition

Altera DSP Development Kit, Stratix® V Edition, is a complete design environment with the hardware and software needed to develop Stratix V GS FPGA designs. The designer can test Altera's optimized variable-precision digital signal processing (DSP) block and develop DSP algorithms in a high-level model-based flow. They can test the signal quality of the FPGA transceiver I/Os (10 Gbps+) and develop and test PCI Express® (PCIe) 3.0 designs. The designer can develop and test memory subsystems consisting of SyncFlash, DDR3, and QDR™II+. This development kit allows for developing and testing SDI with the embedded 75ohm 3G SDI transceivers and developing embedded designs utilizing the Nios® II processor and external memory. A designer can develop and test network designs utilizing Triple Speed Ethernet MegaCore®, external RJ-45 jack, and optical networking designs using the 10Gbps and 40Gbps ethernet MAC MegaCores and the QSFP Optical Interface. Using the Clock Control GUI, a designer can also measure the FPGA's power consumption and control twelve different programmable clock oscillators.