Sincronizzatore di clock digitalizzato DPLL doppio AD9546

Il sincronizzatore di clock digitalizzato DPLL doppio AD9546 di Analog Devices Inc. combina la tecnologia di clock digitalizzato che trasporta e distribuisce in modo efficiente i segnali di clock nei sistemi. Il clock digitalizzato sull'AD9546 consente la progettazione di sistemi di trasporto clock flessibili e scalabili con allineamento di fase (tempo) ben controllato. AD9546 è ideale per la progettazione di apparecchiature di rete che devono soddisfare i requisiti di sincronizzazione per i clock limite IEEE® 1588™ per ITU-T G.8273.2 classe D. Inoltre, il clock digitalizzato è rilevante anche nelle applicazioni che richiedono il trasporto accurato di frequenza e fase a più endpoint di utilizzo, come la distribuzione di clock di riferimento di sistema sincronizzato (SYSREF) a una matrice di canali ADC.

Risultati: 2
Seleziona Immagine Codice Produttore Descrizione Scheda dati Disponibilità Prezzi (EUR) Filtra i risultati nella tabella per prezzo unitario in base alla quantità. Qtà RoHS Modello ECAD Numero di uscite Freq. uscita max Livello uscita Livello di ingresso Package/involucro Tensione di alimentazione - Min. Tensione di alimentazione - Max. Temperatura di lavoro minima Temperatura di lavoro massima Stile di montaggio Confezione
Analog Devices Sintetizzatore di clock/Jitter Cleaner Dual DPLL Digitized Clock Synchronizer 636A magazzino
Min: 1
Mult.: 1

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Tray
Analog Devices Sintetizzatore di clock/Jitter Cleaner Jitter clean +/PPS + Small Cell Clock Tempo di consegna, se non a magazzino 10 settimane
Min: 750
Mult.: 750
Nastrati: 750

10 Output 500 MHz CML, HCSL, LVDS Differential, Single-Ended LFCSP-48 1.7 V 1.89 V - 40 C + 85 C SMD/SMT Reel