Il link non può essere generato in questo momento. Riprova.
Registri di spostamento a caricamento parallelo SN74HC166 a 8 bit
I registri a scorrimento a carico parallelo SN74HC166 di Texas Instruments dispongono di ingressi di clock controllati (CLK, CLK INH) e di un ingresso di cancellazione prioritario (CLR). L'ingresso di spostamento/caricamento (SH/LD) stabilisce le modalità di ingresso parallelo o seriale. Quando è alto, SH/LD abilita l'input di dati seriali (SER) e accoppia gli otto flip-flop per lo spostamento seriale con ogni pulse di clock (CLK). Quando è basso, gli input di dati paralleli (broadside) sono abilitati e il caricamento sincrono avviene al successivo impulso di clock. Il flusso dei dati seriali è inibito durante il caricamento parallelo. Il clocking viene eseguito sul bordo di livello basso-alto di CLK tramite una porta NOR positiva a 2 ingressi. Questa caratteristica consente di utilizzare un ingresso come funzione di abilitazione o inibizione dell'orologio. Mantenendo alto uno dei due valori CLK o CLK INH si inibisce il clock; mantenendo uno dei due valori basso si abilita l'altro input di clock. Questo funzionalità consente al sistema clock di funzionare liberamente e il registro può essere arrestato su comando con l'altro input clock. CLK INH dovrebbe essere cambiato al livello alto solo quando CLK è alto. Il CLR SN74HC166 di Texas Instruments sostituisce tutti gli altri ingressi, incluso CLK, e ripristina tutti i flip-flop a zero.