Il link non può essere generato in questo momento. Riprova.
Buffer di clock LVDS LMK1D2106/LMK1D2108
Il buffer di clock LVDS LMK1D2106/LMK1D2108 di Texas Instruments è appositamente progettato per pilotare linee di trasmissione da 50 Ω. Quando si azionano ingressi in modalità a terminazione singola, applicare la tensione di polarizzazione appropriata al pin di ingresso negativo non utilizzato. L'LMK1D2106 distribuisce con uno sfasamento minimo di uno dei due ingressi clock selezionabili (IN0 e IN1) a 12 coppie di uscite clock LVDS differenziali (da OUT0 a OUT11). Analogamente, l'LMK1D2108 distribuisce 16 coppie di uscite di clock LVDS differenziali (da OUT0 a OUT15). Ogni blocco buffer è costituito da un ingresso e un massimo di 6 (LMK1D2106) o 8 (LMK1D2108) uscite LVDS. Gli ingressi possono essere LVDS, LVPECL, HCSL, CML o LVCMOS.