A3T8GF33BBF-GML

Zentel Japan
155-A3T8GF33BBF-GML
A3T8GF33BBF-GML

Produttore:

Descrizione:
DRAM DDR3L 8Gb, 1024Mx8 (1CS, 1ZQ), 1600 at CL11, 1.35V, FBGA-78

Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 128

A magazzino:
128 Spedizione immediata
Tempo di consegna da parte della fabbrica:
24 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Le quantità superiori a 128 saranno soggette a requisiti di ordini minimi.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
21,50 € 21,50 €
19,93 € 199,30 €
19,30 € 482,50 €
18,83 € 941,50 €
18,36 € 1.836,00 €
17,75 € 4.437,50 €
17,29 € 8.645,00 €
1.000 Offerta

Attributo del prodotto Valore dell'attributo Seleziona attributo
Zentel Japan
Categoria prodotto: DRAM
RoHS::  
SDRAM - DDR3L
8 Gbit
8 bit
800 MHz
FPGA-78
1 G x 8
20 ns
1.283 V
1.45 V
0 C
+ 95 C
DDR3L
Tray
Marchio: Zentel Japan
Sensibili all’umidità: Yes
Stile di montaggio: SMD/SMT
Tipo di prodotto: DRAM
Quantità colli di fabbrica: 2200
Sottocategoria: Memory & Data Storage
Corrente di alimentazione - Max: 100 mA
Nome commerciale: Zentel Japan
Peso unità: 179 mg
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

CNHTS:
8542329010
USHTS:
8542320036
ECCN:
EAR99

DDR3 SDRAM

Zentel DDR3 SDRAM features a high-speed data transfer that is realized by the 8 bits prefetch pipelined architecture. The SDRAM has a double-data-rate architecture with two data transfers per clock cycle. They have a bi-directional differential data strobe (DQS and /DQS) and are transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs. The differential clock inputs (CK and /CK) DLL aligns DQ and DQS transitions with CK transitions.