A3T2GF40CBF-HPI

Zentel Japan
155-A3T2GF40CBF-HPI
A3T2GF40CBF-HPI

Produttore:

Descrizione:
DRAM DDR3&DDR3L 2Gb, 128Mx16, 1866 at CL13, 1.35V&1.5V, FBGA-96, Ind. Temp.

Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 1.884

A magazzino:
1.884 Spedizione immediata
Tempo di consegna da parte della fabbrica:
20 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Le quantità superiori a 1884 saranno soggette a requisiti di ordini minimi.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
8,26 € 8,26 €
7,67 € 76,70 €
7,44 € 186,00 €
7,26 € 363,00 €
7,09 € 709,00 €
6,85 € 1.712,50 €
6,68 € 3.340,00 €
6,63 € 6.630,00 €
2.090 Offerta

Attributo del prodotto Valore dell'attributo Seleziona attributo
Zentel Japan
Categoria prodotto: DRAM
RoHS::  
SDRAM - DDR3L
2 Gbit
16 bit
933 MHz
FPGA-96
128 M x 16
1.283 V
1.575 V
- 40 C
+ 95 C
DDR3(L)
Tray
Marchio: Zentel Japan
Sensibili all’umidità: Yes
Stile di montaggio: SMD/SMT
Tipo di prodotto: DRAM
Quantità colli di fabbrica: 2090
Sottocategoria: Memory & Data Storage
Corrente di alimentazione - Max: 82 mA
Nome commerciale: Zentel Japan
Peso unità: 234,800 mg
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

CNHTS:
8542329010
USHTS:
8542320036
ECCN:
EAR99

DDR3 SDRAM

Zentel DDR3 SDRAM features a high-speed data transfer that is realized by the 8 bits prefetch pipelined architecture. The SDRAM has a double-data-rate architecture with two data transfers per clock cycle. They have a bi-directional differential data strobe (DQS and /DQS) and are transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs. The differential clock inputs (CK and /CK) DLL aligns DQ and DQS transitions with CK transitions.