A3R12E30DBF-8E

Zentel Japan
155-A3R12E30DBF-8E
A3R12E30DBF-8E

Produttore:

Descrizione:
DRAM DDR2 512Mb, 64Mx8, 800 at CL5, 1.8V, FBGA-60

Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 63

A magazzino:
63 Spedizione immediata
Tempo di consegna da parte della fabbrica:
16 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
2,70 € 2,70 €
2,44 € 24,40 €
2,39 € 59,75 €
2,31 € 115,50 €
2,26 € 226,00 €
2,19 € 547,50 €
2,13 € 1.065,00 €
2,12 € 2.120,00 €
2,03 € 4.912,60 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
Zentel Japan
Categoria prodotto: DRAM
RoHS::  
SDRAM - DDR2
512 Mbit
8 bit
400 MHz
FPGA-60
64 M x 8
400 ps
1.7 V
1.9 V
0 C
+ 85 C
DDR2
Tray
Marchio: Zentel Japan
Sensibili all’umidità: Yes
Stile di montaggio: SMD/SMT
Tipo di prodotto: DRAM
Quantità colli di fabbrica: 2420
Sottocategoria: Memory & Data Storage
Corrente di alimentazione - Max: 65 mA
Nome commerciale: Zentel Japan
Peso unità: 159 mg
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

CNHTS:
8542329000
USHTS:
8542320028
ECCN:
EAR99

DDR2 SDRAM

Zentel DDR2 SDRAM features a double-data-rate architecture with two data transfers per clock cycle. The high-speed data transfer is realized by the 4 bits prefetch pipelined architecture. A bi-directional differential data strobe (DQS and /DQS) is transmitted/received with data for capturing data at the receiver. DQS is edge-aligned with data for READs; center-aligned with data for WRITEs Differential clock inputs (CK and /CK). The DLL aligns DQ and DQS transitions with CK transitions.