Analog Devices Inc. DSP dual-core SHARC+® ADSP-SC592

I DSP a doppio core ADSP-SC592 SHARC+® di Analog Devices si basano sul core SHARC+ a doppio core e sul core Arm® Cortex®-A5. Questi processori di segnale digitale (DSP) incorporano l'architettura ADI Super Harvard (SHA). I DSP dual-core ADSP-SC592 sono ottimizzati per applicazioni audio/a virgola mobile ad alte prestazioni con un’ampia memoria ad accesso casuale statica (SRAM) su chip. Le caratteristiche principali includono un potente sistema DMA con 8 MemDMA, protezione della memoria integrata e funzionalità di sicurezza integrate.

Gli ADSP-SC592 dual-core DSP sono qualificati AEC-Q100 per applicazioni per il settore automobilistico come amplificatori audio, unità principali, ANC/RNC, intrattenimento per i sedili posteriori, cruscotto digitale e ADAS. Altre applicazioni di consumo includono AVR, console di mixaggio, matrici di microfono e sistemi di teleconferenza. I DSP dual-core ADSP-SC592 integrano un BGA_ED a 400 sfere 17 mm x 17 mm con passo di 0,8 mm, per offrire una soluzione compatta e ad alta densità per sistemi elettronici avanzati.

Caratteristiche

  • Core a punto mobile SHARC+ con doppio processore
    • Nuclei SHARC+ ad alte prestazioni (fino a 1 GHz ciascuno)
    • Fino a 5 Mb (640 KB) di memoria SRAM L1 per core con parità (possibilità opzionale di configurare come cache)
    • Supporto a virgola mobile a 32 bit, 40 bit e 64 bit
    • Supporto a virgola fissa a 32 bit
    • Indirizzabilità per byte, breve parola, parola e parola lunga
  • Nucleo Arm® Cortex®-A5:
    • Fino a 1GHz/1600DMIPS con NEON/VFPv4-D16
    • Cache dati e istruzioni L1 da 32 kB con parità
    • Cache L2 da 256 kB con parità
  • Memoria:
    • Grande SRAM di livello 2 (L2) su chip con protezione ECC, fino a 2 MB
    • Un’interfaccia di livello 3 (L3) che fornisce un’interfaccia a 16 bit per dispositivi SDRAM DDR3/DDR3L
  • Sicurezza e protezione:
    • Acceleratori hardware crittografici
    • Avvio sicuro rapido con protezione IP
    • Supporto per ARM® TrustZone
  • Conforme allo standard AEC-Q100 per applicazioni nel settore automotive
  • Potente sistema DMA con 8 MemDMA
  • Protezione memoria su chip
  • Caratteristiche di sicurezza integrate
  • BGA_ED a 400 sfere 17 mm x 17 mm (passo di 0,8 mm)
  • Conforme a RoHS

Applicazioni

  • Settore automobilistico:
    • Amplificatori audio
    • Unità principali
    • ANC/RNC
    • Intrattenimento sedili posteriori
    • Cabina di guida digitale
    • ADAS
  • Prodotti di consumo:
    • AVR
    • Mixer audio
    • Matrici di microfono
    • Sistemi di conferenza

Diagramma a blocchi per processori Arm Cortex-A5

Schema a blocchi - Analog Devices Inc. DSP dual-core SHARC+® ADSP-SC592

Schema a blocchi del processore SHARC

Schema a blocchi - Analog Devices Inc. DSP dual-core SHARC+® ADSP-SC592
Pubblicato: 2024-03-14 | Aggiornato: 2025-01-21