Analog Devices Inc. DSP Dual-Core ADSP-21591/ADSP-21593 SHARC+
I DSP dual-core ADSP-21591/ADSP-21593 SHARC + di Analog Devices Inc. fanno parte della famiglia di processori di segnali digitali (DSP) SHARC a istruzione singola e dati multipli (SIMD) che presentano un’architettura ADI Super Harvard. I DSP ADSP-21591/ADSP-21593 sono ottimizzati per applicazioni audio/a virgola mobile ad alte prestazioni con un’ampia memoria ad accesso casuale statico (SRAM) su chip, molteplici bus interni che eliminano i colli di bottiglia di ingresso/uscita (I/O) e le innovative interfacce audio digitali (DA). I dispositivi sono processori a virgola mobile a 32 bit, 40 bit o 64 bit. Inoltre, i dispositivi offrono miglioramenti della cache e predizione dei rami, mantenendo la compatibilità del set di istruzioni con i precedenti prodotti SHARC.I DSP dual-core ADSP-21591/ADSP-21593 SHARC+ADI integrano una serie di periferiche di sistema e memoria leader del settore, ideali per applicazioni che richiedono programmabilità simile a un sistema di computo del set di istruzioni (RISC) ridotto, supporto multimediale ed elaborazione del segnale all’avanguardia in un unico package. Queste applicazioni sono trasversali a molti mercati, tra cui il settore automobilistico, quello audio professionale e le applicazioni industriali che richiedono elevate prestazioni a virgola mobile.
Caratteristiche
- Sistema
- Core a virgola mobile SHARC+ con doppio processore
- Core SHARC+ ad alte prestazioni (fino a 1 GHz ciascuno)
- Fino a 5 Mb (640 KB) di memoria SRAM L1 per core con parità (possibilità opzionale di configurare come cache)
- Supporto a virgola mobile a 32 bit, 40 bit e 64 bit
- Supporto a virgola fissa a 32 bit
- Indirizzabilità per byte, breve parola, parola e parola lunga
- Core Arm Cortex-A5
- Fino a 1 GHz/1600 DMIPS con NEON/VFPv4-D16
- Cache dati e istruzioni L1 da 32 kB con parità
- Cache L2 da 256 kB con parità
- Potente sistema DMA con 8 MemDMA
- Protezione memoria su chip
- Caratteristiche di sicurezza integrate
- 17 mm × 17 mm, 400 sfere BGA_ED (passo 0,8 mm), conforme a RoHS
- Memoria
- Grande SRAM di livello 2 (L2) su chip con protezione ECC, fino a 2 MB
- Interfaccia One Level 3 (L3) che fornisce un'interfaccia a 16 bit ai dispositivi SDRAM DDR3/DDR3L
- In generale
- Opzioni di package compatibili con pin ADSP-2156x
- Acceleratori FIR e IIR avanzati che funzionano fino a 1 GHz
- Sicurezza e protezione
- Acceleratori hardware crittografici
- Avvio sicuro rapido con protezione IP
- Supporto per Arm TrustZone
Applicazioni
- Automotive
- Amplificatore audio
- Unità principale
- ANC/RNC
- Intrattenimento su sedili posteriori
- Cabina di guida digitale
- ADAS
- Dispositivi di consumo
- AVR
- Mixer audio
- Matrici di microfono
- Sistemi di conferenza
Schema a blocchi del processore modello con funzionalità complete
Schema a blocchi del processore Arm Cortex-A5
Schema a blocchi del processore SHARC
Pubblicato: 2022-02-07
| Aggiornato: 2025-10-01
