Analog Devices Inc. Ricetrasmettitori quadrupli M-LVDS ADN4680E
I ricetrasmettitori M-LVDS quadrupli di Analog Devices Inc. sono coppie di driver e ricevitori che possono funzionare fino a 125 MHz o 250 Mbps senza ritorno a zero (NRZ). Il driver e il ricevitore di ciascun ricetrasmettitore sono collegati in configurazione half-duplex. Questa configurazione consente di configurare ciascun ricetrasmettitore tramite pin di abilitazione indipendenti per l'invio o la ricezione dei dati.I ricetrasmettitori quadrupli M-LVDS ADI ADN4680E offrono una protezione dalle scariche elettrostatiche (ESD) fino a ±15 kV attraverso i pin del bus. I ricetrasmettitori sono ottimizzati per un basso consumo energetico dinamico e per l'utilizzo in applicazioni ad alta densità. ADN4680E è progettato secondo lo standard TIA/EIA-899 per l'uso in reti M-LVDS e integra i dispositivi LVDS TIA/EIA-644 con funzionalità multipoint aggiuntive.
I ricevitori rilevano lo stato del bus con un ingresso differenziale di appena ±50 mV su un intervallo di tensione di modo comune compreso tra -1 V e +3,4 V. Ciascun ricevitore è selezionabile come ricevitore di tipo 1 o 2 in modo indipendente. I ricevitori di tipo 1 hanno un'isteresi di 15 mV, in modo che i segnali a lenta variazione o la perdita dell'ingresso non provochino oscillazioni in uscita. I ricevitori di tipo 2 presentano una soglia di offset che garantisce lo stato dell'uscita quando gli ingressi sono aperti (circuito aperto fail-safe), il bus è inattivo (bus idle o terminato fail-safe) o quando gli ingressi sono in cortocircuito.
ADN4680E è offerto in un pacchetto LFCSP compatto da 48 conduttori, 7 mm × 7 mm, con una temperatura di esercizio compresa tra -40 °C e +105 °C.
Caratteristiche
- Quattro ricetrasmettitori M-LVDS (coppie di driver e ricevitori)
- Velocità di commutazione di 250 Mbps (125 MHz)
- Selezione dei pin indipendente per ciascun ricevitore, due modalità:
- Tipo 1: isteresi d'ingresso tipica di 15 mV
- Tipo 2: offset di tensione di ingresso differenziale di 100 mV per supportare circuito aperto, cortocircuito e sicurezza intrinseca del bus
- Compatibile con lo standard TIA/EIA-899 per M-LVDS
- Accensione/spegnimento senza intoppi sul bus M-LVDS
- Tempi di transizione controllati sull'uscita del driver
- Intervallo di modo comune da -1 V a +3,4 V, che consente la comunicazione con ±2 V di rumore di terra
- Le uscite del driver sono ad alta Z quando sono disattivate o spente
- Pin di abilitazione indipendenti per ciascun driver e ricevitore
- Protezione ESD avanzata sui pin del bus
- ≥±15 kV HBM, scarica aerea
- ≥±8 kV HBM, scarica a contatto
- ≥±10 kV IEC 61000-4-2, scarica aerea
- ≥±8 kV IEC 61000-4-2, scarica a contatto
- Protezione ESD potenziata ±8 kV HBM per tutti i pin, scarica a contatto
- Intervallo di temperatura di esercizio da -40 °C a +105 °C
- Disponibile in 48 conduttori, 7 mm x 7 mm LFCSP
Applicazioni
- Trasmissione dati multipunto su backplane e cavo
- Distribuzione di clock multipunto
- Alternativa a bassa potenza e ad alta velocità ai collegamenti RS-485 più brevi
- Infrastruttura di rete e stazione base wireless
- Infrastruttura di rete e sistemi di protezione a relè
- Estensione differenziale delle reti SPI
SCHEMA A BLOCCHI FUNZIONALE
