Analog Devices Inc. Convertitore analogico-digitale a 16 bit AD9656 Quad
Il convertitore analogico-digitale (ADC) a 16 bit AD9656 Quad di Analog Devices con circuito sample-and-hold su scheda è ideale per i sistemi di piccole dimensioni a bassa potenza e a basso costo. Il dispositivo funziona a una velocità di conversione fino a 125 MSPS ed è ottimizzato per prestazioni dinamiche straordinarie e bassa potenza in applicazioni in cui un ingombro ridotto è fondamentale. L'AD9656 richiede una singola alimentazione da 1,8 V e un clock di frequenza di campionamento compatibile con LVPECL-/ CMOS-/LVDS per un funzionamento a piene prestazioni. Per molte applicazioni non è necessario alcun riferimento esterno né componenti driver. Lo spegnimento di singolo canale è supportato e il dispositivo in genere consuma meno di 2 mW quando tutti i canali sono disabilitati. L'ADC contiene diverse funzioni pensate per aumentare al massimo la flessibilità e ridurre al minimo i costi di sistema, come il clock di uscita programmabile, l'allineamento dati e la generazione di modelli di test digitali programmabili. I modelli di test disponibili includono modelli deterministici e pseudocasuali incorporati, oltre a modelli di test personalizzati che è possibile inserire tramite l'interfaccia a porta seriale (SPI). Disponibile in package LFCSP a 56 fili RoHS compatibile e utilizzabile in un intervallo di temperatura compreso tra -40°C e +85°C, il convertitore analogico-digitale AD9656 a 16 bit è ideale per la diagnostica per immagini, l'imaging ad alta velocità, i radioricevitori di quadratura, i radioricevitori di diversità e le apparecchiature di prova portatili.Available in a RoHS-compliant, 56-lead LFCSP package and specified over the industrial temperature range of -40°C to +85°C, the AD9656 16-bit ADC is ideal for medical imaging, high-speed imaging, quadrature radio receivers, diversity radio receivers, and portable test equipment.
Caratteristiche
- SNR = 79.9dBFS at 16MHz (VREF = 1.4V)
- SNR = 78.1dBFS at 64MHz (VREF = 1.4V)
- SFDR = 86dBc to Nyquist (VREF = 1.4V)
- JESD204B Subclass 1 coded serial digital outputs
- Flexible analog input range: 2.0Vp-p to 2.8Vp-p
- 1.8V supply operation
- Low power of 197mW per channel at 12MSPS (two lanes)
- DNL = ±0.6LSB (VREF = 1.4V)
- INL = ±4.5LSB (VREF = 1.4V)
- 650MHz analog input bandwidth, full power
- Serial port control
- Full chip and individual channel power-down modes
- Built-in and custom digital test pattern generation
- Multichip sync and clock divider
- Standby mode
- Product Highlights:
- Small footprint:
- Four ADCs are contained in a small, 8mm × 8mm package
- On-chip Phase-Locked Loop (PLL):
- Allows users to provide a single ADC sampling clock
- PLL multiplies the ADC sampling clock to produce the corresponding JESD204B data rate clock
- Configurable JESD204B output block supports up to 6.4Gbps per lane
- JESD204B output block supports one, two, and four-lane configurations
- Low power of 198mW per channel at 125MSPS, two lanes
- SPI control offers a wide range of flexible features to meet specific system requirements
- Small footprint:
Applicazioni
- Medical imaging
- High-speed imaging
- Quadrature radio receivers
- Diversity radio receivers
- Portable test equipment
Functional Block Diagram
Additional Resource
Pubblicato: 2014-07-29
| Aggiornato: 2022-03-11
