W66CQ2NQUAFJ

Winbond
454-W66CQ2NQUAFJ
W66CQ2NQUAFJ

Produttore:

Descrizione:
DRAM 4Gb LPDDR4X, DDP, x32, 1600MHz, -40C-105C

Ciclo di vita:
Verifica lo stato in fabbrica:
Le informazioni sul ciclo di vita non sono chiare. Chiedi un preventivo per verificare la disponibilità di questo codice articolo dal produttore.
Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 130

A magazzino:
130 Spedizione immediata
Tempo di consegna da parte della fabbrica:
53 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Le quantità superiori a 130 saranno soggette a requisiti di ordini minimi.
Lunghi tempi di consegna per questo prodotto.
Minimo: 1   Multipli: 1   Massimo: 130
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
15,26 € 15,26 €
14,62 € 146,20 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
Winbond
Categoria prodotto: DRAM
RoHS::  
SDRAM - LPDDR4X
4 Gbit
32 bit
1.6 GHz
WFBGA-200
128 M x 32
1.06 V
1.95 V
- 40 C
+ 105 C
Tray
Marchio: Winbond
Sensibili all’umidità: Yes
Stile di montaggio: SMD/SMT
Tipo di prodotto: DRAM
Quantità colli di fabbrica: 144
Sottocategoria: Memory & Data Storage
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

CNHTS:
8542329010
CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320299
ECCN:
EAR99

W66BP6NB/W66CP2NQ SDRAM LPDDR4

Winbond W66BP6NB/W66CP2NQ SDRAM LPDDR4 offers a Single-Die-Package (SDP) or Dual-Die-Package (DDP) and a 2 or 4 clocks architecture on the Command/Address (CA) bus. The LPDDR4 utilizes the 2 or 4 clocks architecture on the CA bus to reduce the number of input pins in the system. The 6-bit CA bus contains the command, address, and bank information. Each command uses a 1, 2, or 4 clock cycle, during which command information is transferred on the positive edge of the clock.