SN74LV4T00PWREP

Texas Instruments
595-SN74LV4T00PWREP
SN74LV4T00PWREP

Produttore:

Descrizione:
Porte logiche BD9 SPIN EP SN74LV4T 00PWREP A 595-V62/2 A 595-V62/24604-01XE

Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 2.814

A magazzino:
2.814 Spedizione immediata
Tempo di consegna da parte della fabbrica:
12 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
2,24 € 2,24 €
1,67 € 16,70 €
1,53 € 38,25 €
1,37 € 137,00 €
1,31 € 327,50 €
1,29 € 1.290,00 €
1,16 € 3.480,00 €
1,14 € 6.840,00 €

Prodotto analogo

Texas Instruments V62/24604-01XE
Texas Instruments
Porte logiche BD9 SPIN EP SN74LV4T 00PWREP A 595-SN74L A 595-SN74LV4T00PWREP

Attributo del prodotto Valore dell'attributo Seleziona attributo
Texas Instruments
Categoria prodotto: Porte logiche
RoHS::  
NAND
4 Gate
LV
2 Input
TSSOP-14
1 Output
8 mA
- 8 mA
1.6 V
5.5 V
- 55 C
+ 125 C
SMD/SMT
Marchio: Texas Instruments
Paese di assemblaggio: Not Available
Paese di diffusione: Not Available
Paese di origine: MY
Tipo di logica: 2-Input NAND
Corrente di uscita: 15 mA
Tensione di uscita: 5.5 V
Prodotto: NAND Gates
Tipo di prodotto: Logic Gates
Serie: SN74LV4T00
Quantità colli di fabbrica: 3000
Sottocategoria: Logic ICs
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

Questa funzionalità richiede l'attivazione di JavaScript.

TARIC:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

Gate NAND quadrupli NAND SN74LV4T00/SN74LV4T00-Q1

I gate NAND quadrupli SN74LV4T00/SN74LV4T00-Q1 di Texas Instruments contengono quattro porte NAND a 2 ingressi indipendenti con ingressi a trigger di Schmitt. Ogni gate esegue la funzione booleana Y = A ● B in logica positiva. Il livello di uscita fa riferimento alla tensione di alimentazione (VCC) e supporta livelli CMOS da 1,8 V, 2,5 V, 3,3 V e 5 V.