SN74HC112DT

595-SN74HC112DT
SN74HC112DT

Produttore:

Descrizione:
Flip-flop Dual Neg-Edge-Trig J-K Flip-Flop

Ciclo di vita:
Obsoleto
Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.
Attualmente Mouser non vende questo prodotto nella tua regione.

Disponibilità

A magazzino:

Confezione alternativa

Produttore Codice prodotto:
Imballaggio:
Tube
Disponibilità:
A magazzino
Prezzo:
1,41 €
Min:
1
Produttore Codice prodotto:
Imballaggio:
Reel, Cut Tape, MouseReel
Disponibilità:
A magazzino
Prezzo:
1,18 €
Min:
1

Prodotto analogo

Texas Instruments SN74HC112DR
Texas Instruments
Flip-flop Dual Neg-Edge-Trig J -K Flip-Flop A 595- A 595-SN74HC112D

Attributo del prodotto Valore dell'attributo Seleziona attributo
Texas Instruments
Categoria prodotto: Flip-flop
Limitazioni per la spedizione:
 Attualmente Mouser non vende questo prodotto nella tua regione.
RoHS::  
J-K Type Flip-Flop
HC
2 Circuit
CMOS
SOIC-Narrow-16
CMOS, LVTTL
Inverting/Non-Inverting
125 ns
- 4 mA
4 mA
2 V
6 V
SMD/SMT
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
Marchio: Texas Instruments
Paese di assemblaggio: Not Available
Paese di diffusione: Not Available
Paese di origine: MX
Numero di linee in ingresso: 2
Numero di linee in uscita: 3 Line
Tipo di prodotto: Flip Flops
Serie: SN74HC112
Quantità colli di fabbrica: 250
Sottocategoria: Logic ICs
Peso unità: 141,700 mg
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

Questa funzionalità richiede l'attivazione di JavaScript.

TARIC:
8542319000
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542310399
ECCN:
EAR99

Bistabili J-K doppi SN74HC112

I flip-flop J-K doppi SN74HC112 di Texas Instruments contengono due flip-flop J-K a bordo negativo di trigger indipendenti. Un livello basso agli ingressi di cancellazione (/CLR) o di preimpostazione (/PRE) azzera o imposta le uscite, indipendentemente dai livelli degli altri ingressi. I dati agli ingressi J e K che soddisfano i requisiti di tempo di impostazione vengono trasferiti alle uscite sul bordo di riduzione negativo del Pulse Clock (CLK) quando /CLR e /PRE sono inattivi (alto). L'attivazione clock non è direttamente correlata al tempo di riduzione del CLK Pulse e si verifica a livello di tensione. I dati di ingresso J e K possono essere modificati senza influenzare i livelli alle uscite dopo l'intervallo di tempo di ritenuta. I SN74HC112 Texas Instruments sono flip-flop versatili che funzionano come flip-flop a inversione collegando J e K ad alto livello.