LMK1D2104LRHDR

Texas Instruments
595-LMK1D2104LRHDR
LMK1D2104LRHDR

Produttore:

Descrizione:
Buffer di clock Dual bank 4-channel output LVDS 1.8V 2.

Ciclo di vita:
Nuovo prodotto:
Novità da questo produttore.
Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

Disponibilità

A magazzino:
Non disponibile a magazzino
Tempo di consegna da parte della fabbrica:
12 settimane Tempo di produzione stimato in fabbrica.
Minimo: 5000   Multipli: 5000
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:
Per questo prodotto la spedizione è GRATUITA

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
Nastrati completa (ordinare in multipli di 5000)
5,65 € 28.250,00 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
Texas Instruments
Categoria prodotto: Buffer di clock
8 Output
0.575 ns
VQFN-28
2 GHz
1.71 V
3.46 V
LMK1D2104L
- 40 C
+ 105 C
Marchio: Texas Instruments
Ciclo utile - Max: 55 %
Stile di montaggio: SMD/SMT
Confezione: Reel
Prodotto: LVDS Buffers
Tipo di prodotto: Clock Buffers
Quantità colli di fabbrica: 5000
Sottocategoria: Clock & Timer ICs
Tipo: Dual Clock Buffer
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

Questa funzionalità richiede l'attivazione di JavaScript.

USHTS:
8542390090
MXHTS:
8542399999
ECCN:
EAR99

Buffer LVDS a basso contenuto di additivi LMK1D210xL

I buffer a basso contenuto di additivi LVDS LMK1D210xL di Texas Instruments sono buffer a doppio clock a basso rumore che distribuiscono un ingresso a un massimo di due (LMK1D2102L), quattro (LMK1D2104L), sei (LMK1D2106L) o otto (LMK1D2108L) uscite LVDS. Gli ingressi possono essere LVDS, LVPECL, HCSL, CML o LVCMOS. Il LMK1D210xL è progettato specificamente per la gestione di linee di trasmissione da 50 Ω. Quando si gestiscono gli ingressi in modalità a terminazione singola, si applica la tensione di polarizzione appropriata al pin di ingresso negativo non utilizzato.