P0633

Terasic Technologies
993-P0633
P0633

Produttore:

Descrizione:
Strumenti di sviluppo CI logici programmabili T-Core Kit

A magazzino: 291

A magazzino:
291 Spedizione immediata
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:
Per questo prodotto la spedizione è GRATUITA

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
134,16 € 134,16 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
Terasic
Categoria prodotto: Strumenti di sviluppo CI logici programmabili
Starter Kits
FPGA
MAX 10, RISC-V
Marchio: Terasic Technologies
Tipo di interfaccia: JTAG
Tensione di alimentazione di lavoro: 5 V
Tipo di prodotto: Programmable Logic IC Development Tools
Serie: FPGA Board
Quantità colli di fabbrica: 1
Sottocategoria: Development Tools
Peso unità: 236,520 g
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

TARIC:
8471500000
CNHTS:
8543709990
CAHTS:
8471500090
USHTS:
8471500150
JPHTS:
847150000
MXHTS:
8471500100
ECCN:
EAR99

T-Core FPGA MAX 10 Development Board

Terasic T-Core FPGA MAX 10 Development Board offers a robust hardware design platform built around the Intel® MAX 10 FPGA. The board is designed to provide a cost-effective, single-chip solution in control plane and data path applications and programmable logic for flexibility. With the MAX 10 FPGA, users can get lower power consumption/cost and higher performance than the previous generation. Terasic T-Core FPGA MAX 10 Development Board includes hardware such as onboard USB-Blaster™ II, QSPI flash, analog-to-digital converter (ADC) header, RGB LEDs, and a 2x6 TMD expansion header. By leveraging all of these capabilities, the T-Core is an ideal solution for showcasing, evaluating, and prototyping the potential of the Intel MAX 10 FPGA. The series also supports RISC-V CPU with an onboard JTAG debug and is an ideal platform for learning RISC-V CPU design and embedded system design.