GS81282Z36GD-250I

GSI Technology
464-GS81282Z36GD250I
GS81282Z36GD-250I

Produttore:

Descrizione:
SRAM 2.5/3.3V 4M x 36 144M

Modello ECAD:
Scarica il Library Loader, uno strumento gratuito che consente di convertire questo file per il tuo strumento ECAD. Maggiori informazioni sul modello ECAD.

A magazzino: 14

A magazzino:
14 Spedizione immediata
Tempo di consegna da parte della fabbrica:
4 settimane Tempo di produzione stimato in fabbrica per quantità superiori a quelle indicate.
Minimo: 1   Multipli: 1
Prezzo Unitario:
-,-- €
Prezzo esteso:
-,-- €
Stima Tariffa:
Per questo prodotto la spedizione è GRATUITA

Prezzi (EUR)

Qtà Prezzo Unitario
Prezzo esteso
226,84 € 226,84 €
213,80 € 2.138,00 €
205,03 € 6.150,90 €

Attributo del prodotto Valore dell'attributo Seleziona attributo
GSI Technology
Categoria prodotto: SRAM
RoHS::  
144 Mbit
4 M x 36
5.5 ns
250 MHz
Parallel
3.6 V
2.3 V
375 mA, 490 mA
- 40 C
+ 100 C
SMD/SMT
BGA-165
Tray
Marchio: GSI Technology
Paese di assemblaggio: Not Available
Paese di diffusione: Not Available
Paese di origine: TW
Tipo di memoria: SDR
Sensibili all’umidità: Yes
Tipo di prodotto: SRAM
Serie: GS81282Z36GD
Quantità colli di fabbrica: 10
Sottocategoria: Memory & Data Storage
Nome commerciale: NBT SRAM
Tipo: NBT Pipeline/Flow Through
Prodotti trovati:
Per visualizzare prodotti simili, spunta almeno una casella di controllo
Seleziona almeno una casella di spunta qui sopra per visualizzare prodotti simili in questa categoria.
Attributi selezionati: 0

Questa funzionalità richiede l'attivazione di JavaScript.

TARIC:
8542324500
CNHTS:
8542399000
CAHTS:
8542320030
USHTS:
8542320041
JPHTS:
854232029
KRHTS:
8542321020
MXHTS:
8542320299
ECCN:
3A991.b.2.b

NBT SRAMs

GSI Technology NBT SRAMs are 144Mbit and 288Mbit Synchronous Static SRAMs that utilize all available bus bandwidth. The SRAMs achieve this by eliminating the need to insert deselect cycles when the device is switched from read to write cycles. The devices' simplified interface is designed to use a data bus's maximum bandwidth. Because it is a synchronous device, address, data inputs, and read/write control inputs are captured on the rising edge of the input clock.